

# AV 機器用 DVD-video 基準 クロックジェネレータ

BU2360FV

**概要**

DVD プレーヤのシステムで必要な VIDEO、AUDIO、SYSTEM 用の 3 種類のクロックを、PLL 技術を用いて 1chip で生成する IC です。特に DVD-VIDEO 基準でありながら、AUDIO クロックは低歪率に必要な高 C/N を実現しています。

**特長**

- 水晶振動子を接続することにより、内蔵 PLL にて複数のクロック信号を生成
- 低歪率を実現する高 C/N の AUDIO クロック
- AUDIO クロックは切り替え選択出力可能
- 3.3 V 単一電源

**用途**

DVD プレーヤ

**重要特性**

|                             |                              |                  |                    |
|-----------------------------|------------------------------|------------------|--------------------|
| 品名                          |                              | BU2360FV         |                    |
| 電源電圧範囲 [V]                  |                              | 2.7 ~ 3.6        |                    |
| 基準周波数 [MHz]                 |                              | 27.0000          |                    |
| 出力周波数 [MHz]                 | DVD VIDEO                    | 1                | 27.0000            |
|                             | DVD AUDIO,<br>CD<br>(切り替え出力) | 512fs            | 24.5760<br>22.5792 |
|                             | SYSTEM                       | 768<br>(44.1k 系) | 33.8688            |
| Jitter 1σ [psec]            |                              | 70               |                    |
| Long-term-Jitter p-p [nsec] |                              | 2.5              |                    |
| 動作温度範囲 [°C]                 |                              | -25 ~ +85        |                    |

**パッケージ**

W (Typ) x D (Typ) x H (Max)

**基本アプリケーション回路**

(注意) 回路例は推奨すべきものと確信しておりますが、ご使用にあたっては更に特性のご確認を十分に願います。

○製品構造：シリコンモノリシック集積回路 ○耐放射線設計はしておりません

[www.rohm.co.jp](http://www.rohm.co.jp)

© 2015 ROHM Co., Ltd. All rights reserved.

TSZ22111 · 14 · 001

## 端子配置図



## 端子説明

| PIN No. | PIN 名     | PIN 機能                                                                         |
|---------|-----------|--------------------------------------------------------------------------------|
| 1       | VDD2      | 27MHz 電源                                                                       |
| 2       | VSS2      | 27MHz GND                                                                      |
| 3       | CLK27M1   | 27.0000MHz 出力 1( $C_L=40pF$ )                                                  |
| 4       | CLK27M2   | 27.0000MHz 出力 2( $C_L=25pF$ )                                                  |
| 5       | AVDD      | アナログ電源                                                                         |
| 6       | AVSS      | アナログ GND                                                                       |
| 7       | XTALIN    | クリスタル入力端子                                                                      |
| 8       | XTALOUT   | クリスタル出力端子                                                                      |
| 9       | CLK512FS2 | FSEL=OPEN:24.5760MHz、FSEL=L:22.5792MHz                                         |
| 10      | CLK512FS1 | FSEL=OPEN:24.5760MHz、FSEL=L:22.5792MHz                                         |
| 11      | DVSS      | デジタル GND                                                                       |
| 12      | DVDD      | デジタル電源                                                                         |
| 13      | CLK33M2   | 33.8688MHz 出力 2                                                                |
| 14      | FSEL      | 9、10PIN の出力選択(pull-up 付き)<br>OPEN:24.5760MHz(9、10PIN)<br>L:22.5792MHz(9、10PIN) |
| 15      | CLK33M1   | 33.8688MHz 出力 1                                                                |
| 16      | OE        | 出力イネーブル(pull-up 付き)、OPEN:enable、L:disable                                      |

(注意) IC は基本的に基板実装で使用してください。(基板実装でないと十分に特性が得られないことがあります。)

1PIN(VDD2)と2PIN(VSS2)、5PIN(AVDD)と6PIN(AVSS)、11PIN(DVSS)と12PIN(DVDD)の間に、  
コンデンサ 0.1μF を IC の PIN の近傍に付けてください。

基板の状態によっては、電源-GND 間に電解コンデンサを追加してください。

EMI 対策として、基板から BU2360FV に供給される電源の始点にフェライトビーズを入れたり、  
電源-GND 間に所望の高周波をバイパスさせるコンデンサ(1Ω 以下)を挿入すると効果的です。

## ブロック図

絶対最大定格( $T_a=25^{\circ}\text{C}$ )

| Parameter | Symbol    | Rating              | Unit               |
|-----------|-----------|---------------------|--------------------|
| 印加電圧      | $V_{DD}$  | -0.5 ~ +7.0         | V                  |
| 入力電圧      | $V_{IN}$  | -0.5 ~ $V_{DD}+0.5$ | V                  |
| 保存温度範囲    | $T_{stg}$ | -30 ~ +125          | $^{\circ}\text{C}$ |
| 許容損失      | $P_d$     | 0.45 (Note 1)       | W                  |

(Note 1)  $T_a=25^{\circ}\text{C}$  以上で使用する場合は、 $1^{\circ}\text{C}$  につき 4.5mW を減じる。

(Note) 動作を保証するものではありません。

(Note) 許容損失は IC を基板実装した時の値です。

**注意** : 印加電圧及び動作温度範囲などの絶対最大定格を超えた場合は、劣化または破壊に至る可能性があります。また、ショートモードもしくはオープンモードなど、破壊状態を想定できません。絶対最大定格を超えるような特殊モードが想定される場合、ヒューズなど物理的な安全対策を施して頂けるようご検討お願いします。

## 推奨動作条件

| Parameter    | Symbol    | Limit                   | Unit               |
|--------------|-----------|-------------------------|--------------------|
| 電源電圧         | $V_{DD}$  | 2.7 ~ 3.6               | V                  |
| 入力 H 電圧範囲    | $V_{IH}$  | $0.8V_{DD} \sim V_{DD}$ | V                  |
| 入力 L 電圧範囲    | $V_{IL}$  | 0.0 ~ $0.2V_{DD}$       | V                  |
| 動作温度         | $T_{opr}$ | -25 ~ +85               | $^{\circ}\text{C}$ |
| 出力最大負荷       | $C_L$     | 15                      | pF                 |
| 27M 出力最大負荷 1 | CL_27M1   | 40 (CLK27M1)            | pF                 |
| 27M 出力最大負荷 2 | CL_27M2   | 25 (CLK27M2)            | pF                 |

## 電気的特性

(特に指定のない限り  $V_{DD}=3.3V$ 、 $T_a=25^{\circ}C$ 、クリスタル周波数 27.0000MHz)

| Parameter               | Symbol        | Limit       |         |             | Unit | Conditions                             |
|-------------------------|---------------|-------------|---------|-------------|------|----------------------------------------|
|                         |               | Min         | Typ     | Max         |      |                                        |
| 出力 L 電圧                 | $V_{OL}$      | -           | -       | 0.4         | V    | $I_{OL}=4.0mA$                         |
| 出力 H 電圧                 | $V_{OH}$      | 2.4         | -       | -           | V    | $I_{OH}=-4.0mA$                        |
| FSEL 入力 $V_{THL}$       | $V_{THL}$     | $0.2V_{DD}$ | -       | -           | V    | (Note 4)                               |
| FSEL 入力 $V_{THH}$       | $V_{THH}$     | -           | -       | $0.8V_{DD}$ | V    | (Note 4)                               |
| ヒステリシス幅                 | $V_{HYS}$     | 0.2         | -       | -           | V    | $V_{HYS} = V_{THH} - V_{THL}$ (Note 4) |
| 動作回路電流                  | $I_{DD}$      | -           | 27.0    | 40.5        | mA   | 無負荷時                                   |
| CLK27M                  | CLK27M        | -           | 27.0000 | -           | MHz  | XTAL 出力                                |
| CLK33M                  | CLK33M        | -           | 33.8688 | -           | MHz  | $XTAL \times 3136 / 625 / 4$           |
| CLK512FS                | CLK512_48     | -           | 24.5760 | -           | MHz  | FSEL=H 時、 $XTAL \times 2048 / 375 / 6$ |
|                         | CLK512_44     | -           | 22.5792 | -           | MHz  | FSEL=L 時、 $XTAL \times 3136 / 625 / 6$ |
| Duty                    | Duty          | 45          | 50      | 55          | %    | 1/2VDD で測定                             |
| Period-Jitter $1\sigma$ | P-J $1\sigma$ | -           | 70      | -           | psec | (Note 1)                               |
| Period-Jitter MIN-MAX   | P-J MIN-MAX   | -           | 420     | -           | psec | (Note 2)                               |
| Rise Time               | $t_R$         | -           | 2.5     | -           | nsec | クロック出力が VDD の 20%から 80%に達する時間。         |
| Fall Time               | $t_F$         | -           | 2.5     | -           | nsec | クロック出力が VDD の 80%から 20%に達する時間。         |
| 出力 Lock-Time            | $t_{LOCK}$    | -           | -       | 1           | msec | (Note 3)                               |

(Note) 出力周波数は XTALIN に入力される周波数の演算(分周)式で決まる。

入力周波数が 27.0000MHz であれば、出力は上記周波数となる。

(Note 1) Period-Jitter  $1\sigma$

出力クロックの周期を、日本テクトロニクス : TDS7104 Digital Phosphor Oscilloscope にて連続 1000 回サンプリングした時の周期の分布データにおける標準偏差( $=1\sigma$ )。

(Note 2) Period-Jitter MIN-MAX

出力クロックの周期を、日本テクトロニクス : TDS7104 Digital Phosphor Oscilloscope にて連続 1000 回サンプリングした時の周期の分布データにおける最大分布幅。

(Note 3) 出力 Lock-Time

Lock-Time は電源立ち上げ後、電源が 3.0V に達してからスペックの周波数に落ち着くまでの時間。

Power-Down 状態から通常動作状態に切り替え後、スペックの周波数に落ち着くまでの時間。

出力周波数切り替え後、スペックの周波数に落ち着くまでの時間。

(Note 4) 下図に示すヒステリシス特性を持つシュミットトリガ入力 PIN における、下限及び上限電圧のこと。

また、これらの差分により求められる幅をヒステリシス幅とする。



**特性データ（参考データ）**  
(基本データ)



Figure 1. 27MHz Output Waveform  
 $V_{DD}=3.3V$ , at  $C_L=40pF$



Figure 2. 27MHz Period-Jitter  
 $V_{DD}=3.3V$ , at  $C_L=40pF$



Figure 3. 27MHz Spectrum  
 $V_{DD}=3.3V$ , at  $C_L=40pF$



Figure 4. 27MHz Output Waveform  
 $V_{DD}=3.3V$ , at  $C_L=25pF$

## 特性データ（参考データ） - 続き



Figure 5. 27MHz Period-Jitter  
 $V_{DD}=3.3V$ , at  $C_L=25pF$



Figure 6. 27MHz Spectrum  
 $V_{DD}=3.3V$ , at  $C_L=25pF$



Figure 7. 33.9MHz Output Waveform  
 $V_{DD}=3.3V$ , at  $C_L=15pF$



Figure 8. 33.9MHz Period-Jitter  
 $V_{DD}=3.3V$ , at  $C_L=15pF$

## 特性データ（参考データ）- 続き



Figure 9. 33.9MHz Spectrum  
 $V_{DD}=3.3V$ , at  $C_L=15pF$



Figure 10. 24.6MHz Output Waveform  
 $V_{DD}=3.3V$ , at  $C_L=15pF$



Figure 11. 24.6MHz Period-Jitter  
 $V_{DD}=3.3V$ , at  $C_L=15pF$



Figure 12. 24.6MHz Spectrum  
 $V_{DD}=3.3V$ , at  $C_L=15pF$

## 特性データ（参考データ） - 続き



Figure 13. 22.6MHz Output Waveform  
 $V_{DD}=3.3V$ , at  $C_L=15pF$



Figure 14. 22.6MHz Period-Jitter  
 $V_{DD}=3.3V$ , at  $C_L=15pF$



Figure 15. 22.6MHz Spectrum  
 $V_{DD}=3.3V$ , at  $C_L=15pF$



Figure 16. 24.6MHz LT Jitter  
 $V_{DD}=3.3V$ , at  $C_L=15pF$

## 特性データ（参考データ） - 続き



Figure 17. 22.6MHz LT Jitter  
 $V_{DD}=3.3V$ , at  $C_L=15pF$

**特性データ（参考データ）- 続き**  
 (減過電温度特性データ)



Figure 18. Duty vs Temperature  
27MHz (40pF)



Figure 19. Period-Jitter  $1\sigma$  vs Temperature  
27MHz (40pF)



Figure 20. Period-Jitter MIN-MAX vs Temperature  
27MHz (40pF)



Figure 21. Duty vs Temperature  
27MHz (25pF)

## 特性データ（参考データ）- 続き

Figure 22. Period-Jitter  $1\sigma$  vs Temperature  
27MHz (25pF)Figure 23. Period-Jitter MIN-MAX vs Temperature  
27MHz (25pF)Figure 24. Duty vs Temperature  
(33.9MHz)Figure 25. Period-Jitter  $1\sigma$  vs Temperature  
(33.9MHz)

## 特性データ（参考データ）- 続き



Figure 26. Period-Jitter MIN-MAX vs Temperature (33.9MHz)



Figure 27. Duty vs Temperature (24.6MHz)

Figure 28. Period-Jitter  $1\sigma$  vs Temperature (24.6MHz)

Figure 29. Period-Jitter MIN-MAX vs Temperature (24.6MHz)

## 特性データ（参考データ）- 続き

Figure 30. Duty vs Temperature  
(22.6MHz)Figure 31. Period-Jitter 1σ : PJ-1σ vs Temperature  
(22.6MHz)Figure 32. Period-Jitter MIN-MAX vs Temperature  
(22.6MHz)Figure 33. Consumption Current vs Temperature  
Action Circuit Current  
(with maximum output load)

## 使用上の注意

### 1. 電源の逆接続について

電源コネクタの逆接続により LSI が破壊する恐れがあります。逆接続保護用として外部に電源と LSI の電源端子間にダイオードを入れなどの対策を施してください。

### 2. 電源ラインについて

基板パターンの設計においては、電源ラインの配線は、低インピーダンスになるようにしてください。その際、デジタル系電源とアナログ系電源は、それらが同電位であっても、デジタル系電源パターンとアナログ系電源パターンは分離し、配線パターンの共通インピーダンスによるアナログ電源へのデジタル・ノイズの回り込みを抑止してください。グラウンドラインについても、同様のパターン設計を考慮してください。

また、LSI のすべての電源端子について電源ーグラウンド端子間にコンデンサを挿入するとともに、電解コンデンサ使用の際は、低温で容量ぬけが起こることなど使用するコンデンサの諸特性に問題ないことを十分ご確認のうえ、定数を決定してください。

### 3. グラウンド電位について

グラウンド端子の電位はいかなる動作状態においても、最低電位になるようにしてください。また実際に過渡現象を含め、グラウンド端子以外のすべての端子がグラウンド以下の電圧にならないようにしてください。

### 4. グラウンド配線パターンについて

小信号グラウンドと大電流グラウンドがある場合、大電流グラウンドパターンと小信号グラウンドパターンは分離し、パターン配線の抵抗分と大電流による電圧変化が小信号グラウンドの電圧を変化させないように、セットの基準点で 1 点アースすることを推奨します。外付け部品のグラウンドの配線パターンも変動しないよう注意してください。グラウンドラインの配線は、低インピーダンスになるようにしてください。

### 5. 熱設計について

万一、許容損失を超えるようなご使用をされますと、チップ温度上昇により、IC 本来の性質を悪化させることにつながります。本仕様書の絶対最大定格に記載しています許容損失を超える場合は基板サイズを大きくする、放熱用銅箔面積を大きくする、放熱板を使用するなどの対策をして、許容損失を超えないようにしてください。

### 6. 推奨動作条件について

この範囲であればほぼ期待通りの特性を得ることができる範囲です。電気特性については各項目の条件下において保証されるものです。

### 7. ラッシュカレントについて

IC 内部論理回路は、電源投入時に論理不定状態で、瞬間にラッシュカレントが流れる場合がありますので、電源ルーリング容量や電源、グラウンドパターン配線の幅、引き回しに注意してください。

### 8. 強電磁界中の動作について

強電磁界中でのご使用では、まれに誤動作する可能性がありますのでご注意ください。

### 9. セット基板での検査について

セット基板での検査時に、インピーダンスの低いピンにコンデンサを接続する場合は、IC にストレスがかかる恐れがあるので、1 工程ごとに必ず放電を行ってください。静電気対策として、組立工程にはアースを施し、運搬や保存の際には十分ご注意ください。また、検査工程での治具への接続をする際には必ず電源を OFF にしてから接続し、電源を OFF にしてから取り外してください。

### 10. 端子間ショートと誤装着について

プリント基板に取り付ける際、IC の向きや位置ずれに十分注意してください。誤って取り付けた場合、IC が破壊する恐れがあります。また、出力と電源及びグラウンド間、出力間に異物が入るなどしてショートした場合についても破壊の恐れがあります。

### 11. 未使用の入力端子の処理について

CMOS トランジスタの入力は非常にインピーダンスが高く、入力端子をオープンにすることで論理不定の状態になります。これにより内部の論理ゲートの p チャネル、n チャネルトランジスタが導通状態となり、不要な電源電流が流れます。また 論理不定により、想定外の動作をすることがあります。よって、未使用の端子は特に仕様書上でうたわれていない限り、適切な電源、もしくはグラウンドに接続するようにしてください。

## 使用上の注意 — 続き

### 12. 各入力端子について

LSI の構造上、寄生素子は電位関係によって必然的に形成されます。寄生素子が動作することにより、回路動作の干渉を引き起こし、誤動作、ひいては破壊の原因となり得ます。したがって、入力端子にグラウンドより低い電圧を印加するなど、寄生素子が動作するような使い方をしないよう十分注意してください。また、LSI に電源電圧を印加していない時、入力端子に電圧を印加しないでください。さらに、電源電圧を印加している場合にも、各入力端子は電源電圧以下の電圧もしくは電気的特性の保証値内としてください。

### 13. セラミック・コンデンサの特性変動について

外付けコンデンサに、セラミック・コンデンサを使用する場合、直流バイアスによる公称容量の低下、及び温度などによる容量の変化を考慮の上定数を決定してください。

## 発注形名情報



## 標印図



## 外形寸法図と包装・フォーミング仕様



**改訂記録**

| 日付         | Revision | 変更内容 |
|------------|----------|------|
| 2015.11.04 | 001      | 新規作成 |

# ご注意

## ローム製品取扱い上の注意事項

1. 本製品は一般的な電子機器（AV 機器、OA 機器、通信機器、家電製品、アミューズメント機器等）への使用を意図して設計・製造されております。したがいまして、極めて高度な信頼性が要求され、その故障や誤動作が人の生命、身体への危険もしくは損害、又はその他の重大な損害の発生に関わるような機器又は装置（医療機器<sup>(Note 1)</sup>、輸送機器、交通機器、航空宇宙機器、原子力制御装置、燃料制御、カーアクセサリを含む車載機器、各種安全装置等）（以下「特定用途」という）への本製品のご使用を検討される際は事前にローム営業窓口までご相談くださいますようお願い致します。ロームの文書による事前の承諾を得ることなく、特定用途に本製品を使用したことによりお客様又は第三者に生じた損害等に関し、ロームは一切その責任を負いません。

(Note 1) 特定用途となる医療機器分類

| 日本        | USA       | EU         | 中国   |
|-----------|-----------|------------|------|
| CLASS III | CLASS III | CLASS II b | III類 |
| CLASS IV  |           | CLASS III  |      |

2. 半導体製品は一定の確率で誤動作や故障が生じる場合があります。万が一、かかる誤動作や故障が生じた場合であっても、本製品の不具合により、人の生命、身体、財産への危険又は損害が生じないように、お客様の責任において次の例に示すようなフェールセーフ設計など安全対策をお願い致します。
  - ①保護回路及び保護装置を設けてシステムとしての安全性を確保する。
  - ②冗長回路等を設けて单一故障では危険が生じないようにシステムとしての安全を確保する。
3. 本製品は、一般的な電子機器に標準的な用途で使用されることを意図して設計・製造されており、下記に例示するような特殊環境での使用を配慮した設計はなされておりません。したがいまして、下記のような特殊環境での本製品のご使用に関し、ロームは一切その責任を負いません。本製品を下記のような特殊環境でご使用される際は、お客様におかれまして十分に性能、信頼性等をご確認ください。
  - ①水・油・薬液・有機溶剤等の液体中でのご使用
  - ②直射日光・屋外暴露、塵埃中でのご使用
  - ③潮風、Cl<sub>2</sub>、H<sub>2</sub>S、NH<sub>3</sub>、SO<sub>2</sub>、NO<sub>2</sub> 等の腐食性ガスの多い場所でのご使用
  - ④静電気や電磁波の強い環境でのご使用
  - ⑤発熱部品に近接した取付け及び当製品に近接してビニール配線等、可燃物を配置する場合。
  - ⑥本製品を樹脂等で封止、コーティングしてのご使用。
  - ⑦はんだ付けの後に洗浄を行わない場合(無洗浄タイプのフラックスを使用された場合も、残渣の洗浄は確実に行うことをお薦め致します)、又ははんだ付け後のフラックス洗浄に水又は水溶性洗浄剤をご使用の場合。
  - ⑧本製品が結露するような場所でのご使用。
4. 本製品は耐放射線設計はなされておりません。
5. 本製品単体品の評価では予測できない症状・事態を確認するためにも、本製品のご使用にあたってはお客様製品に実装された状態での評価及び確認をお願い致します。
6. パルス等の過渡的な負荷（短時間での大きな負荷）が加わる場合は、お客様製品に本製品を実装した状態で必ずその評価及び確認の実施をお願い致します。また、定常時での負荷条件において定格電力以上の負荷を印加されると、本製品の性能又は信頼性が損なわれるおそれがあるため必ず定格電力以下でご使用ください。
7. 電力損失は周囲温度に合わせてディレーティングしてください。また、密閉された環境下でご使用の場合は、必ず温度測定を行い、最高接合部温度を超えていない範囲であることをご確認ください。
8. 使用温度は納入仕様書に記載の温度範囲内であることをご確認ください。
9. 本資料の記載内容を逸脱して本製品をご使用されたことによって生じた不具合、故障及び事故に関し、ロームは一切その責任を負いません。

## 実装及び基板設計上の注意事項

1. ハロゲン系（塩素系、臭素系等）の活性度の高いフラックスを使用する場合、フラックスの残渣により本製品の性能又は信頼性への影響が考えられますので、事前にお客様にてご確認ください。
2. はんだ付けは、表面実装製品の場合リフロー方式、挿入実装製品の場合フロー方式を原則とさせて頂きます。なお、表面実装製品をフロー方式での使用をご検討の際は別途ロームまでお問い合わせください。  
その他、詳細な実装条件及び手はんだによる実装、基板設計上の注意事項につきましては別途、ロームの実装仕様書をご確認ください。

## 応用回路、外付け回路等に関する注意事項

1. 本製品の外付け回路定数を変更してご使用になる際は静特性のみならず、過渡特性も含め外付け部品及び本製品のバラツキ等を考慮して十分なマージンをみて決定してください。
2. 本資料に記載された応用回路例やその定数などの情報は、本製品の標準的な動作や使い方を説明するためのもので、実際に使用する機器での動作を保証するものではありません。したがいまして、お客様の機器の設計において、回路やその定数及びこれらに関連する情報を使用する場合には、外部諸条件を考慮し、お客様の判断と責任において行ってください。これらの使用に起因しお客様又は第三者に生じた損害に関し、ロームは一切その責任を負いません。

## 静電気に対する注意事項

本製品は静電気に対して敏感な製品であり、静電放電等により破壊することがあります。取り扱い時や工程での実装時、保管時において静電気対策を実施のうえ、絶対最大定格以上の過電圧等が印加されないようにご使用ください。特に乾燥環境下では静電気が発生しやすくなるため、十分な静電対策を実施ください。(人体及び設備のアース、帯電物からの隔離、イオナイザの設置、摩擦防止、温湿度管理、はんだごてのこて先のアース等)

## 保管・運搬上の注意事項

1. 本製品を下記の環境又は条件で保管されますと性能劣化やはんだ付け性等の性能に影響を与えるおそれがありますのでこのような環境及び条件での保管は避けてください。
  - ①潮風、Cl<sub>2</sub>、H<sub>2</sub>S、NH<sub>3</sub>、SO<sub>2</sub>、NO<sub>2</sub>等の腐食性ガスの多い場所での保管
  - ②推奨温度、湿度以外での保管
  - ③直射日光や結露する場所での保管
  - ④強い静電気が発生している場所での保管
2. ロームの推奨保管条件下におきましても、推奨保管期限を経過した製品は、はんだ付け性に影響を与える可能性があります。推奨保管期限を経過した製品は、はんだ付け性を確認したうえでご使用頂くことを推奨します。
3. 本製品の運搬、保管の際は梱包箱を正しい向き（梱包箱に表示されている天面方向）で取り扱いください。天面方向が遵守されずに梱包箱を落下させた場合、製品端子に過度なストレスが印加され、端子曲がり等の不具合が発生する危険があります。
4. 防湿梱包を開封した後は、規定時間内にご使用ください。規定時間を経過した場合はベーク処置を行ったうえでご使用ください。

## 製品ラベルに関する注意事項

本製品に貼付されている製品ラベルにQRコードが印字されていますが、QRコードはロームの社内管理のみを目的としたものです。

## 製品廃棄上の注意事項

本製品を廃棄する際は、専門の産業廃棄物処理業者にて、適切な処置をしてください。

## 外国為替及び外国貿易法に関する注意事項

本製品は外国為替及び外国貿易法に定める規制貨物等に該当するおそれがありますので輸出する場合には、ロームにお問い合わせください。

## 知的財産権に関する注意事項

1. 本資料に記載された本製品に関する応用回路例、情報及び諸データは、あくまでも一例を示すものであり、これらに関する第三者の知的財産権及びその他の権利について権利侵害がないことを保証するものではありません。
2. ロームは、本製品とその他の外部素子、外部回路あるいは外部装置等（ソフトウェア含む）との組み合わせに起因して生じた紛争に関して、何ら義務を負うものではありません。
3. ロームは、本製品又は本資料に記載された情報について、ロームもしくは第三者が所有又は管理している知的財産権 その他の権利の実施又は利用を、明示的にも黙示的にも、お客様に許諾するものではありません。ただし、本製品を通常の用法にて使用される限りにおいて、ロームが所有又は管理する知的財産権を利用されることを妨げません。

## その他の注意事項

1. 本資料の全部又は一部をロームの文書による事前の承諾を得ることなく転載又は複製することを固くお断り致します。
2. 本製品をロームの文書による事前の承諾を得ることなく、分解、改造、改変、複製等しないでください。
3. 本製品又は本資料に記載された技術情報を、大量破壊兵器の開発等の目的、軍事利用、あるいはその他軍事用途目的で使用しないでください。
4. 本資料に記載されている社名及び製品名等の固有名詞は、ローム、ローム関係会社もしくは第三者の商標又は登録商標です。

**一般的な注意事項**

1. 本製品をご使用になる前に、本資料をよく読み、その内容を十分に理解されるようお願い致します。本資料に記載される注意事項に反して本製品をご使用されたことによって生じた不具合、故障及び事故に関し、ロームは一切その責任を負いませんのでご注意願います。
2. 本資料に記載の内容は、本資料発行時点のものであり、予告なく変更することがあります。本製品のご購入及びご使用に際しては、事前にローム営業窓口で最新の情報をご確認ください。
3. ロームは本資料に記載されている情報は誤りがないことを保証するものではありません。万が一、本資料に記載された情報の誤りによりお客様又は第三者に損害が生じた場合においても、ロームは一切その責任を負いません。