



# GW1N 系列 FPGA 产品

## 数据手册

DS100-3.3, 2025-08-29

**版权所有© 2025 广东高云半导体科技股份有限公司**

**GOWIN高云**、Gowin、小蜜蜂、LittleBee、高云均为广东高云半导体科技股份有限公司注册商标，本手册中提到的其他任何商标，其所有权利属其拥有者所有。未经本公司书面许可，任何单位和个人都不得擅自摘抄、复制、翻译本文档内容的部分或全部，并不得以任何形式传播。

### **免责声明**

本文档并未授予任何知识产权的许可，并未以明示或暗示，或以禁止反言或其它方式授予任何知识产权许可。除高云半导体在其产品的销售条款和条件中声明的责任之外，高云半导体概不承担任何法律或非法律责任。高云半导体对高云半导体产品的销售和 / 或使用不作任何明示或暗示的担保，包括对产品的特定用途适用性、适销性或对任何专利权、版权或其它知识产权的侵权责任等，均不作担保。高云半导体对文档中包含的文字、图片及其它内容的准确性和完整性不承担任何法律或非法律责任，高云半导体保留修改文档中任何内容的权利，恕不另行通知。高云半导体不承诺对这些文档进行适时的更新。

## 版本信息

| 日期         | 版本   | 说明                                                                                                                                                                                                                                   |
|------------|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 2016/03/31 | 1.05 | 初始版本。                                                                                                                                                                                                                                |
| 2018/07/31 | 1.2  | <ul style="list-style-type: none"> <li>● 更新 PLL 结构框图，输入时钟为 CLKIN。</li> <li>● 增加 User Flash 时序参数。</li> <li>● 增加空白芯片可编程通用管脚（GPIO）默认状态描述。</li> </ul>                                                                                    |
| 2018/09/08 | 1.3  | 增加 UG256 封装信息。                                                                                                                                                                                                                       |
| 2018/11/27 | 1.4  | <ul style="list-style-type: none"> <li>● 添加 B 版本器件。</li> <li>● GW1N-6 和 GW1N-9 器件 BANK0 和 BANK2 支持 I3C OpenDrain/PushPull 转换。</li> <li>● IODELAY 每步延迟由 25ps 更新为 30ps。</li> </ul>                                                     |
| 2019/01/09 | 1.5  | 更新片内晶振频率。                                                                                                                                                                                                                            |
| 2019/02/14 | 1.6  | <ul style="list-style-type: none"> <li>● 更新 UV 版本供电电压。</li> <li>● 电气特性 LV 版本参数适用于 UV 版本器件。</li> <li>● 更新器件命名图示。</li> </ul>                                                                                                           |
| 2019/06/04 | 1.7  | <ul style="list-style-type: none"> <li>● 电气特性中的环境温度更新为结温。</li> <li>● 增加 GW1N-1S 器件信息。</li> <li>● 增加 GW1N-6/9 的 BANK0/1/3 的供电限制。</li> <li>● 增加 GW1N-2/2B/4/4B/6/9 用户闪存的描述。</li> </ul>                                                 |
| 2019/07/02 | 1.8  | <ul style="list-style-type: none"> <li>● 增加 GW1N-6/9 MG196, UG169 及 EQ144 的封装信息。</li> <li>● 增加 GW1N-1S CS30 的封装信息。</li> </ul>                                                                                                        |
| 2019/10/10 | 1.9  | <ul style="list-style-type: none"> <li>● 增加 GW1N-1 LQ100X-LV/LQ100X-UV 信息。</li> <li>● GW1N-1S 器件的 BSRAM 不支持 Dual port 模式。</li> <li>● 修正 LQ100/LQ144/EQ144/LQ176/EQ176 封装尺寸。</li> <li>● 增加车规级结温范围。</li> <li>● 更新各器件电源上升斜率。</li> </ul> |
| 2019/11/15 | 2.0  | <ul style="list-style-type: none"> <li>● 修正最大 I/O 数。</li> <li>● 在 5.1 器件命名中增加车规级说明。</li> <li>● 更新延迟模块描述。</li> </ul>                                                                                                                  |
| 2020/01/15 | 2.1  | <ul style="list-style-type: none"> <li>● 修正 LQ100X-LV 及 LQ100X-UV 封装名称。</li> <li>● 增加 GW1N-4 MG132X 封装信息。</li> </ul>                                                                                                                 |
| 2020/03/16 | 2.2  | <ul style="list-style-type: none"> <li>● 新增 GW1N-9 CS81M 封装信息。</li> <li>● 更新锁相环 CLKIN 频率描述。</li> </ul>                                                                                                                               |
| 2020/04/16 | 2.3  | <ul style="list-style-type: none"> <li>● 删除 GW1N-2/GW1N-2B/GW1N-6 器件信息。</li> <li>● 修改 CFU 结构示意图。</li> <li>● 新增 GW1N-9C 器件。</li> </ul>                                                                                                |
| 2020/09/30 | 2.4  | <ul style="list-style-type: none"> <li>● 新增 GW1N-2 器件信息。</li> <li>● 新增 GW1N-9 MG100 封装。</li> <li>● 新增 GW1N-9 QN48F 封装。</li> </ul>                                                                                                    |
| 2021/04/06 | 2.5  | 新增 GW1N-1P5 器件。                                                                                                                                                                                                                      |
| 2021/05/27 | 2.6  | <ul style="list-style-type: none"> <li>● 新增 GW1N-1P5 LQ100 封装。</li> <li>● 新增 GW1N-2 MG132,LQ100,LQ144 封装。MG132 封装改名</li> </ul>                                                                                                       |

| 日期         | 版本    | 说明                                                                                                                                                                                                                                                                                  |
|------------|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|            |       | <p>为 MG132H, QN48M 封装改名为 QN48H。</p> <ul style="list-style-type: none"> <li>● 新增 GW1N-9 MG100T 封装。</li> <li>● 删除 GW1N-1 LQ100X 封装。</li> <li>● 新增“表 1-3 不同封装支持的配置模式列表”。</li> </ul>                                                                                                    |
| 2022/05/20 | 2.7   | <ul style="list-style-type: none"> <li>● 新增 GW1N-4 UG169 封装。</li> <li>● 更新 GW1N-2 CS42H 封装。</li> <li>● 更新 MIPI IO 的输出驱动能力。</li> <li>● 更新 I/O 推荐工作条件。</li> <li>● 更新片内晶振特性参数。</li> <li>● 更新 Gearbox 时序参数。</li> </ul>                                                                  |
| 2022/06/02 | 2.7.1 | 新增 GW1N-1 QN32、QN48、LQ100 及 LQ144 封装。                                                                                                                                                                                                                                               |
| 2022/07/21 | 2.8   | <ul style="list-style-type: none"> <li>● 新增 GW1N-2 QN32 封装。</li> <li>● 新增 GW1N-2 CS100H 封装。</li> <li>● 新增 GW1N-2 LQ144F 封装。</li> <li>● 更新差分输入门限 <math>V_{THD}</math> 的最大值。</li> <li>● 新增 GW1N-2 器件的加载频率的说明。</li> <li>● 新增 GW1N-1 CS30 所支持的配置模式的说明。</li> </ul>                       |
| 2022/09/29 | 2.9   | <ul style="list-style-type: none"> <li>● 增加关于 DC 电流限制的注释。</li> <li>● 更新表 3-2 推荐工作范围。</li> <li>● 增加关于 GW1N-4/GW1N-9 UV 版本器件 Vcc 电压的注释。</li> <li>● 更新器件结构示意图。</li> <li>● 更新表 3-5 POR 电压参数。</li> <li>● 更新表 3-9 静态电流。</li> <li>● 更新 3.4 开关特性。</li> </ul>                                |
| 2022/11/11 | 2.9.1 | <ul style="list-style-type: none"> <li>● 更新表 3-3 电源上升斜率。</li> <li>● 更新表 3-8 推荐工作范围内的 DC 电气特性。</li> <li>● 新增配置闪存资源的描述。</li> <li>● 增加关于字节使能功能的注释。</li> </ul>                                                                                                                          |
| 2022/11/21 | 2.9.2 | <ul style="list-style-type: none"> <li>● 更新表 3-1 绝对最大范围。</li> <li>● 更新表 3-9 静态电流。</li> <li>● 更新 2.12 编程配置一节中关于背景升级的说明。</li> </ul>                                                                                                                                                   |
| 2022/12/08 | 2.9.3 | <ul style="list-style-type: none"> <li>● 更新表 3-1 绝对最大范围。</li> <li>● 更新表 3-22 GW1N-1/1S 器件用户闪存 DC 电气特性。</li> <li>● 新增表 3-23 GW1N-2/4/9 器件用户闪存 DC 电气特性(一)。</li> <li>● 更新表 3-24 GW1N-2/4/9 器件用户闪存 DC 电气特性(二)<sup>[1]</sup><sup>[4]</sup>。</li> <li>● 修改表 2-5 BSRAM 配置列表的注释。</li> </ul> |
| 2022/12/19 | 2.9.4 | 新增 GW1N-1P5 QN48XF 封装。                                                                                                                                                                                                                                                              |
| 2023/01/12 | 2.9.5 | <ul style="list-style-type: none"> <li>● 更新表 1-2 封装和最大用户 I/O 信息(True LVDS 对数)。</li> <li>● 更新表 3-8 推荐工作范围内的 DC 电气特性。</li> </ul>                                                                                                                                                      |
| 2023/02/22 | 2.9.6 | <ul style="list-style-type: none"> <li>● 删除 Slew Rate 的相关描述。</li> </ul>                                                                                                                                                                                                             |

| 日期         | 版本    | 说明                                                                                                                                                                                                                                                                                                             |
|------------|-------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|            |       | <ul style="list-style-type: none"> <li>● 更新表 3-26 GW1N-1P5/2/4/9 器件用户闪存时序参数。</li> <li>● 新增说明到 2.5 用户闪存资源(GW1N-1 和 GW1N-1S)和 2.6 用户闪存资源(GW1N-1P5/2/4/9)。</li> <li>● 修改真 LVDS 的相关描述。</li> </ul>                                                                                                                  |
| 2023/04/13 | 2.9.7 | <ul style="list-style-type: none"> <li>● 修改 GPIO 默认状态的相关注释。</li> <li>● 修改图 2-5 CFU 结构示意图的注释。</li> <li>● 更新表 3-3 电源上升斜率。</li> <li>● 将 I/O 逻辑输出示意图和 I/O 逻辑输入示意图合并为图 2-13 I/O 逻辑输入输出示意图。</li> <li>● 更新 MIPI 输入/输出的相关描述。</li> </ul>                                                                                |
| 2023/04/27 | 2.9.8 | <ul style="list-style-type: none"> <li>● 更新 Flash 资源的相关描述。</li> <li>● 修改表 2-5 BSRAM 配置列表的注释。</li> <li>● 更新 GW1N-9 器件 Vccio 供电限制的相关描述。</li> </ul>                                                                                                                                                               |
| 2023/05/25 | 2.9.9 | 更新 2.4.2BSRAM 配置模式。                                                                                                                                                                                                                                                                                            |
| 2023/06/09 | 3.0   | 新增表 2-9 GW1N 系列 FPGA 产品的 MIPI IO 类型支持列表。                                                                                                                                                                                                                                                                       |
| 2023/08/18 | 3.1   | <ul style="list-style-type: none"> <li>● 更新表 1-2 封装和最大用户 I/O 信息(True LVDS 对数及其注释)。</li> <li>● 修改表 3-8 推荐工作范围内的 DC 电气特性的注释。</li> <li>● 更新表 3-26 GW1N-1P5/2/4/9 器件用户闪存时序参数。</li> <li>● 更新图 4-3 器件封装标识示例。</li> <li>● 优化 GPIO 默认状态的相关注释。</li> <li>● 调整文档结构。</li> </ul>                                             |
| 2023/11/30 | 3.2   | <ul style="list-style-type: none"> <li>● 更新表 1-1 产品信息列表。</li> <li>● 删除 2.4.7 上电情况。</li> <li>● 添加注释到表 2-1 GW1N 系列 FPGA 产品支持的输出 I/O 类型及部分可选配置和表 3-12 单端 I/O DC 电气特性。</li> <li>● 添加注释到表 3-2 推荐工作范围。</li> <li>● 优化表 3-17 Gearbox 时序参数。</li> <li>● 完善 GW1N-9 器件 Vccio 供电限制的相关描述。</li> <li>● 更新闪存资源的相关描述。</li> </ul> |
| 2023/12/14 | 3.2.1 | 更新“表 1-2 封装和最大用户 I/O 信息(True LVDS 对数)”：修正 GW1N-2 器件 CS42H 和 CS100H 封装的最大用户 I/O 数。                                                                                                                                                                                                                              |
| 2024/02/02 | 3.2.2 | <ul style="list-style-type: none"> <li>● 更新“表 1-2 封装和最大用户 I/O 信息(True LVDS 对数)”：修正 GW1N-1 器件 CS30 封装的尺寸信息。</li> <li>● 新增注释到“表 2-5 BSRAM 配置列表”：添加不支持只读模式的器件信息。</li> <li>● 更新“表 3-1 绝对最大范围”和“表 3-2 推荐工作范围”，添加硬核 MIPI D-PHY 电压信息。</li> </ul>                                                                      |
| 2024/03/12 | 3.2.3 | <ul style="list-style-type: none"> <li>● 新增“图 2-10 GW1N-2 I/O Bank 分布示意图”中 Bank6 的说明。</li> <li>● 更新“表 3-9 静态电流”中 GW1N-4 的静态电流。</li> <li>● 更新“表 3-17 Gearbox 时序参数”。</li> </ul>                                                                                                                                  |
| 2024/05/09 | 3.2.4 | <ul style="list-style-type: none"> <li>● 新增最大 GPIO 数的相关注释到“表 1-1 产品信息列表”。</li> </ul>                                                                                                                                                                                                                           |

| 日期         | 版本    | 说明                                                                                                                                                                                                                                                                                                                                              |
|------------|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|            |       | <ul style="list-style-type: none"> <li>● 更新 IODELAY 模块的描述。</li> <li>● 更新“表 3-12 单端 I/O DC 电气特性”：修改 LVCMOS12 电平标准的 <math>I_{OL}</math> 和 <math>I_{OH}</math>。</li> <li>● 新增“图 4-4 器件封装标识示例(GW1N-LV4CS72C6/I5)”。</li> </ul>                                                                                                                       |
| 2024/12/12 | 3.2.5 | <ul style="list-style-type: none"> <li>● 修改双端口和伪双端口模式功能描述的注释。</li> <li>● 更新“表 3-12 单端 I/O DC 电气特性”：修改 LVCMOS12 电平标准的 <math>I_{OL}</math> 和 <math>I_{OH}</math>。</li> <li>● 完善 MIPI IO 的描述。</li> </ul>                                                                                                                                           |
| 2025/04/30 | 3.2.6 | <ul style="list-style-type: none"> <li>● 更新“表 2-1 GW1N 系列 FPGA 产品支持的输出 I/O 类型及部分可选配置”：修正部分 I/O 类型的驱动能力值。</li> <li>● 更新“表 2-2 GW1N 系列支持的输入 I/O 类型及部分可选配置”：修改部分 I/O 类型的 <math>V_{CCIO}</math> 值。</li> <li>● 更新“表 3-16 DSP 时序参数”：删除 GW1N-1、GW1N-1S、GW1N-1P5、GW1N-2 的相关信息。</li> <li>● 更新“3.4.7 PLL 开关特性”。</li> <li>● 删除 GW1N-9 CS81M 封装。</li> </ul> |
| 2025/05/23 | 3.2.7 | <ul style="list-style-type: none"> <li>● 更新“表 3-21 PLL 时序参数”。</li> <li>● 更新“图 4-3 器件封装标识示例”和“图 4-4 器件封装标识示例(GW1N-LV4CS72C6/I5)”的注释。</li> </ul>                                                                                                                                                                                                  |
| 2025/06/27 | 3.2.8 | 优化“表 2-2 GW1N 系列支持的输入 I/O 类型及部分可选配置”。                                                                                                                                                                                                                                                                                                           |
| 2025/08/29 | 3.3   | <ul style="list-style-type: none"> <li>● 微调“表 3-18 单端 IO Fmax”。</li> <li>● 添加注释到“表 2-5 BSRAM 配置列表<sup>[3]</sup>”。</li> <li>● 更新“表 3-26 GW1N-1P5/2/4/9 器件用户闪存时序参数<sup>[1], [4], [5]</sup>”的注释。</li> <li>● 新增 GW1N-9 QN60 封装。</li> </ul>                                                                                                          |

# 目录

|                                    |          |
|------------------------------------|----------|
| 目录 .....                           | i        |
| 图目录 .....                          | iv       |
| 表目录 .....                          | vi       |
| <b>1 产品概述 .....</b>                | <b>1</b> |
| 1.1 特性概述 .....                     | 1        |
| 1.2 产品信息列表 .....                   | 3        |
| 1.3 封装信息列表 .....                   | 4        |
| <b>2 结构介绍 .....</b>                | <b>7</b> |
| 2.1 结构框图 .....                     | 7        |
| 2.2 可配置功能单元 .....                  | 10       |
| 2.3 输入输出模块 .....                   | 11       |
| 2.3.1 I/O 电平标准 .....               | 12       |
| 2.3.2 真 LVDS 设计 .....              | 19       |
| 2.3.3 I/O 逻辑 .....                 | 21       |
| 2.3.4 I/O 逻辑工作模式 .....             | 23       |
| 2.4 块状静态随机存储器 .....                | 23       |
| 2.4.1 简介 .....                     | 23       |
| 2.4.2 BSRAM 配置模式 .....             | 24       |
| 2.4.3 存储器混合数据宽度配置 .....            | 25       |
| 2.4.4 字节使能功能配置 .....               | 26       |
| 2.4.5 校验位功能配置 .....                | 27       |
| 2.4.6 同步操作 .....                   | 27       |
| 2.4.7 BSRAM 操作模式 .....             | 27       |
| 2.4.8 时钟模式 .....                   | 28       |
| 2.5 用户闪存资源(GW1N-1 和 GW1N-1S) ..... | 30       |
| 2.6 用户闪存资源(GW1N-1P5/2/4/9) .....   | 30       |
| 2.7 数字信号处理模块 .....                 | 31       |
| 2.7.1 宏单元 .....                    | 31       |

|                                      |           |
|--------------------------------------|-----------|
| 2.7.2 DSP 操作模式配置 .....               | 32        |
| 2.8 MIPI D-PHY .....                 | 32        |
| 2.8.1 硬核 MIPI D-PHY RX(GW1N-2) ..... | 32        |
| 2.8.2 GPIO 支持 MIPI D-PHY RX/TX ..... | 33        |
| 2.9 时钟 .....                         | 34        |
| 2.9.1 全局时钟 .....                     | 34        |
| 2.9.2 锁相环 .....                      | 34        |
| 2.9.3 高速时钟 .....                     | 34        |
| 2.10 长线 .....                        | 37        |
| 2.11 全局复置位 .....                     | 37        |
| 2.12 编程配置 .....                      | 37        |
| 2.12.1 SRAM 编程 .....                 | 37        |
| 2.12.2 Flash 编程 .....                | 37        |
| 2.13 片内晶振 .....                      | 38        |
| <b>3 电气特性 .....</b>                  | <b>40</b> |
| 3.1 工作条件 .....                       | 40        |
| 3.1.1 绝对最大范围 .....                   | 40        |
| 3.1.2 推荐工作范围 .....                   | 40        |
| 3.1.3 电源上升斜率 .....                   | 41        |
| 3.1.4 热插拔特性 .....                    | 42        |
| 3.1.5 POR 特性 .....                   | 42        |
| 3.2 ESD 性能 .....                     | 43        |
| 3.3 DC 电气特性 .....                    | 46        |
| 3.3.1 推荐工作范围内的 DC 电气特性 .....         | 46        |
| 3.3.2 静态电流 .....                     | 47        |
| 3.3.3 编程下载电流 .....                   | 48        |
| 3.3.4 I/O 推荐工作条件 .....               | 49        |
| 3.3.5 单端 I/O DC 电气特性 .....           | 50        |
| 3.3.6 差分 I/O DC 电气特性 .....           | 51        |
| 3.4 开关特性 .....                       | 52        |
| 3.4.1 CFU 开关特性 .....                 | 52        |
| 3.4.2 BSRAM 开关特性 .....               | 53        |
| 3.4.3 DSP 开关特性 .....                 | 55        |
| 3.4.4 Gearbox 开关特性 .....             | 56        |
| 3.4.5 时钟和 I/O 开关特性 .....             | 58        |
| 3.4.6 片内晶振开关特性 .....                 | 59        |
| 3.4.7 PLL 开关特性 .....                 | 59        |

---

|                                    |           |
|------------------------------------|-----------|
| 3.5 用户闪存电气特性 .....                 | 62        |
| 3.5.1 DC 电气特性 .....                | 62        |
| 3.5.2 时序参数.....                    | 63        |
| 3.5.3 操作时序图（GW1N-1/ GW1N-1S） ..... | 66        |
| 3.5.4 操作时序图（GW1N-1P5/2/4/9） .....  | 67        |
| 3.6 编程接口时序标准 .....                 | 68        |
| <b>4 器件订货信息 .....</b>              | <b>69</b> |
| 4.1 器件命名.....                      | 69        |
| 4.2 器件封装标识示例 .....                 | 71        |
| <b>5 关于本手册.....</b>                | <b>72</b> |
| 5.1 手册内容.....                      | 72        |
| 5.2 相关文档.....                      | 72        |
| 5.3 术语、缩略语 .....                   | 72        |
| 5.4 技术支持与反馈.....                   | 74        |

# 图目录

|                                          |    |
|------------------------------------------|----|
| 图 2-1 GW1N 系列 FPGA 器件结构示意图 (GW1N-9)..... | 7  |
| 图 2-2 GW1N 系列 FPGA 器件结构示意图 (GW1N-4)..... | 8  |
| 图 2-3 GW1N 系列 FPGA 器件结构示意图 (GW1N-1)..... | 8  |
| 图 2-4 GW1N 系列 FPGA 器件结构示意图 (GW1N-2)..... | 9  |
| 图 2-5 CFU 结构示意图 .....                    | 11 |
| 图 2-6 IOB 结构示意图 .....                    | 12 |
| 图 2-7 GW1N-1/4 I/O Bank 分布示意图 .....      | 13 |
| 图 2-8 GW1N-1S I/O Bank 分布示意图 .....       | 13 |
| 图 2-9 GW1N-1P5 I/O Bank 分布示意图 .....      | 13 |
| 图 2-10 GW1N-2 I/O Bank 分布示意图 .....       | 14 |
| 图 2-11 GW1N-9 I/O Bank 分布示意图 .....       | 14 |
| 图 2-12 真 LVDS 设计参考框图 .....               | 20 |
| 图 2-13 I/O 逻辑输入输出示意图 .....               | 21 |
| 图 2-14 IODELAY 示意图 .....                 | 22 |
| 图 2-15 I/O 寄存器示意图 .....                  | 22 |
| 图 2-16 IEM 示意图 .....                     | 23 |
| 图 2-17 单端口、伪双端口及双端口模式下的流水线模式 .....       | 27 |
| 图 2-18 独立时钟模式 .....                      | 29 |
| 图 2-19 读写时钟模式 .....                      | 29 |
| 图 2-20 单端口时钟模式 .....                     | 30 |
| 图 2-21 GW1N-1 HCLK 示意图 .....             | 35 |
| 图 2-22 GW1N-1P5/GW1N-2 HCLK 示意图 .....    | 35 |
| 图 2-23 GW1N-4 HCLK 示意图 .....             | 36 |
| 图 2-24 GW1N-9 HCLK 示意图 .....             | 36 |
| 图 2-25 GW1N-1S HCLK 示意图 .....            | 37 |
| 图 3-1 读操作模式 .....                        | 66 |
| 图 3-2 写入页锁存模式 .....                      | 66 |
| 图 3-3 清除页锁存模式 .....                      | 66 |
| 图 3-4 高电平周期 .....                        | 66 |

---

|                                         |    |
|-----------------------------------------|----|
| 图 3-5 读操作时序 .....                       | 67 |
| 图 3-6 编程操作时序 .....                      | 67 |
| 图 3-7 擦除操作时序 .....                      | 67 |
| 图 4-1 器件命名方法示例-ES .....                 | 69 |
| 图 4-2 器件命名方法示例-Production .....         | 70 |
| 图 4-3 器件封装标识示例 .....                    | 71 |
| 图 4-4 器件封装标识示例(GW1N-LV4CS72C6/I5) ..... | 71 |

# 表目录

|                                                |    |
|------------------------------------------------|----|
| 表 1-1 产品信息列表 .....                             | 3  |
| 表 1-2 封装和最大用户 I/O 信息(True LVDS 对数) .....       | 4  |
| 表 1-3 不同封装支持的配置模式列表(GW1N-1P5、GW1N-2).....      | 5  |
| 表 2-1 GW1N 系列 FPGA 产品支持的输出 I/O 类型及部分可选配置 ..... | 15 |
| 表 2-2 GW1N 系列支持的输入 I/O 类型及部分可选配置 .....         | 17 |
| 表 2-3 端口介绍 .....                               | 21 |
| 表 2-4 IODELAY 总延迟参考 .....                      | 22 |
| 表 2-5 BSRAM 配置列表 <sup>[3]</sup> .....          | 24 |
| 表 2-6 双端口混合读写数据宽度配置列表 <sup>[1],[2]</sup> ..... | 26 |
| 表 2-7 伪双端口混合读写数据宽度配置列表 .....                   | 26 |
| 表 2-8 时钟模式配置列表 .....                           | 28 |
| 表 2-9 GW1N 系列 FPGA 产品的 MIPI IO 类型支持列表 .....    | 33 |
| 表 2-10 GW1N-4 片内晶振的部分输出频率选项 .....              | 38 |
| 表 2-11 GW1N-1P5/2/9 片内晶振的部分输出频率选项 .....        | 39 |
| 表 2-12 GW1N-1/1S 片内晶振的部分输出频率选项 .....           | 39 |
| 表 3-1 绝对最大范围 .....                             | 40 |
| 表 3-2 推荐工作范围 .....                             | 40 |
| 表 3-3 电源上升斜率 .....                             | 41 |
| 表 3-4 热插拔特性 .....                              | 42 |
| 表 3-5 POR 电压参数 .....                           | 42 |
| 表 3-6 GW1N ESD – HBM .....                     | 43 |
| 表 3-7 GW1N ESD – CDM .....                     | 44 |
| 表 3-8 推荐工作范围内的 DC 电气特性 .....                   | 46 |
| 表 3-9 静态电流 .....                               | 47 |
| 表 3-10 编程下载电流 .....                            | 48 |
| 表 3-11 I/O 推荐工作条件 .....                        | 49 |
| 表 3-12 单端 I/O DC 电气特性 .....                    | 50 |
| 表 3-13 差分 I/O DC 电气特性(LVDS) .....              | 51 |
| 表 3-14 CFU 内部时序参数 <sup>[1],[2]</sup> .....     | 52 |

---

|                                                                 |    |
|-----------------------------------------------------------------|----|
| 表 3-15 BSRAM 时序参数 .....                                         | 53 |
| 表 3-16 DSP 时序参数.....                                            | 55 |
| 表 3-17 Gearbox 时序参数 .....                                       | 56 |
| 表 3-18 单端 IO Fmax.....                                          | 57 |
| 表 3-19 外部开关特性.....                                              | 58 |
| 表 3-20 片内晶振特性参数.....                                            | 59 |
| 表 3-21 PLL 时序参数.....                                            | 59 |
| 表 3-22 GW1N-1/1S 器件用户闪存 DC 电气特性.....                            | 62 |
| 表 3-23 GW1N-2/4/9 器件用户闪存 DC 电气特性(一) .....                       | 63 |
| 表 3-24 GW1N-2/4/9 器件用户闪存 DC 电气特性(二) <sup>[1], [4]</sup> .....   | 63 |
| 表 3-25 GW1N-1/ GW1N-1S 器件用户闪存时序参数.....                          | 63 |
| 表 3-26 GW1N-1P5/2/4/9 器件用户闪存时序参数 <sup>[1], [4], [5]</sup> ..... | 64 |
| 表 5-1 术语、缩略语 .....                                              | 72 |

# 1 产品概述

高云半导体 **GW1N FPGA** 属于小蜜蜂(LittleBee)家族 1 系列，具有较丰富的逻辑资源，支持多种 I/O 电平标准，内嵌块状静态随机存储器、数字信号处理模块、锁相环资源，此外，内嵌 Flash 资源，是一款具有非易失性的 **FPGA** 产品，具有低功耗、瞬时启动、低成本、高安全性、产品尺寸小、封装类型丰富、使用方便灵活等特点。

高云半导体提供面向市场自主研发的新一代 **FPGA** 硬件开发环境，能够完成 **FPGA** 综合、布局、布线、产生数据流文件及下载等一站式工作。

## 1.1 特性概述

- 低功耗

- 55nm 嵌入式闪存工艺
- LV 版本<sup>[1]</sup>：支持 1.2V 核电压
- UV 版本：支持器件 Vcc/Vccio/Vccx 由单一电源供电

注！

<sup>[1]</sup> GW1N-1S 仅支持 LV 版本；

- 支持时钟动态打开/关闭
- 用户闪存资源（GW1N-1 和 GW1N-1S）

- NOR Flash
- 100,000 次写寿命周期
- 超过 10 年的数据保存能力 (+85°C)
- 可选的数据输入输出位宽 8/16/32
- 页存储空间：256-Byte

- 待机电流：3 μA

- 页写入时间：8.2ms

- 用户闪存资源（GW1N-1P5/2/4/9）

- NOR Flash
- 10,000 次写寿命周期
- 超过 10 年的数据保存能力 (+85°C)
- 数据位宽：32
- GW1N-1P5/2 存储容量：96K bits
- GW1N-4 存储容量：256K bits
- GW1N-9 存储容量：608K bits
- 页擦除能力：2,048 bytes
- 字编程时间：≤16μs
- 页擦除时间：≤120ms

- 配置闪存资源 (GW1N-1 和 GW1N-1S)
  - NOR Flash
  - 100,000 次写寿命周期
  - 超过 10 年的数据保存能力 (+85°C)
- 配置闪存资源 (GW1N-1P5/2/4/9)
  - NOR Flash
  - 10,000 次写寿命周期
  - 超过 10 年的数据保存能力 (+85°C)
- 硬核 MIPI D-PHY RX(GW1N-2)
  - 支持 MIPI DSI 和 MIPI CSI-2 RX 器件接口
  - CS42、CS42H、QN48H、QN88、MG132H 封装中 IO Bank6 支持 MIPI D-PHY RX
  - MIPI 传输速率单通道可达 2Gbps
  - 支持最多四个数据通道和一个时钟通道
- GPIO 支持 MIPI D-PHY RX/TX
  - 支持 MIPI CSI-2 和 MIPI DSI, RX 和 TX 器件接口, 传输速率单通道可达 1.2Gbps
  - 可选 3 种 IO 类型: TLVDS、ELVDS、MIPI IO
- 支持多种 I/O 电平标准
  - LVCMOS33/25/18/15/12; LVTTL33, SSTL33/25/18 I, SSTL33/25/18 II, SSTL15; HSTL18 I, HSTL18 II, HSTL15 I; PCI, LVDS25, RSDS, LVDS25E, BLVDSE, MLVDSE, LVPECLE,
- RSDSE
  - 提供输入信号迟滞选项
  - 提供输出信号驱动电流选项
  - 对每个 I/O 提供独立的 Bus Keeper、上拉/下拉电阻及 Open Drain 输出选项
  - 支持热插拔
- 高性能 DSP 模块(GW1N-4/9)
  - 高性能数字信号处理能力
  - 支持 9 x 9, 18 x 18, 36 x 36bit 的乘法运算和 54bit 累加器
  - 支持多个乘法器级联
  - 支持寄存器流水线和旁路功能
  - 预加运算实现滤波器功能
  - 支持桶形移位寄存器
- 丰富的基本逻辑单元
  - 4 输入 LUT(LUT4)
  - 支持移位寄存器和分布式存储器
- 支持多种模式的静态随机存储器
  - 支持双端口、单端口以及伪双端口模式
  - 支持字节写使能
- 灵活的 PLL 资源
  - 实现时钟的倍频、分频和相移
  - 全局时钟网络资源
- 内置 Flash 编程
  - 瞬时启动
  - 支持安全位操作
  - 支持 AUTO BOOT 和 DUAL BOOT 编程模式
- 编程配置模式

- 支持 JTAG 配置模式
  - 支持背景升级
  - 支持多达 7 种 GowinCONFIG 配置模式:
- AUTOBOOT、SSPI、  
MSPI、CPU、SERIAL、  
DUAL BOOT、I<sup>2</sup>C Slave

## 1.2 产品信息列表

表 1-1 产品信息列表

| 器件                         | GW1N-1                        | GW1N-1P5       | GW1N-2           | GW1N-4                         | GW1N-9 | GW1N-1S |
|----------------------------|-------------------------------|----------------|------------------|--------------------------------|--------|---------|
| 逻辑单元(LUT4)                 | 1,152                         | 1,584          | 2,304            | 4,608                          | 8,640  | 1,152   |
| 寄存器(FF)                    | 864                           | 1,584          | 2,016            | 3,456                          | 6,480  | 864     |
| 分布式静态随机存储器<br>SSRAM(bits)  | 0                             | 12K            | 18K              | 0                              | 16K    | 0       |
| 块状静态随机存储器<br>BSRAM(bits)   | 72K                           | 72K            | 72K              | 180K                           | 468K   | 72K     |
| 块状静态随机存储器数目<br>BSRAM(个)    | 4                             | 4              | 4                | 10                             | 26     | 4       |
| 用户闪存(bits)                 | 96K                           | 96K            | 96K              | 256K                           | 608K   | 96K     |
| 乘法器(18 x 18<br>Multiplier) | 0                             | 0              | 0                | 16                             | 20     | 0       |
| 锁相环(PLLs)                  | 1                             | 1              | 1                | 2                              | 2      | 1       |
| I/O Bank 总数                | 4                             | 6              | 6 <sup>[2]</sup> | 4                              | 4      | 3       |
| 最大 GPIO 数 <sup>[4]</sup>   | 120                           | 125            | 125              | 218                            | 276    | 44      |
| 核电压 (LV 版本)                | 1.2V                          | 1.2V           | 1.2V             | 1.2V                           | 1.2V   | 1.2V    |
| 核电压 (UV 版本)                | 1.8V/2.5V/3.3V <sup>[1]</sup> | 1.8V/2.5V/3.3V |                  | 1.8V <sup>[3]</sup> /2.5V/3.3V |        | -       |

注!

- <sup>[1]</sup>目前 GW1N-1 器件中仅 LQ100X 封装支持 UV 版本。
- <sup>[2]</sup> GW1N-2 CS42/QN48H/MG132H/QN88/CS42H 封装的 IO Bank 总数为 7 个。
- <sup>[3]</sup>对于 GW1N-4/GW1N-9UV 版本器件，如果 Vcc 和 Vccx 在某封装中共用一个管脚，那么 GW1N-4/GW1N-9 的 Vccx 范围 (2.5V~3.3V) 会将 Vcc 范围限制为 2.5V~3.3V，此时 Vcc 不支持 1.8V。
- <sup>[4]</sup>最大 GPIO 数是指器件在不受封装限制的情况下可以提供的最大 GPIO 数量。具体封装中可用的最大用户 I/O 数量请参考表 1-2。

## 1.3 封装信息列表

表 1-2 封装和最大用户 I/O 信息(True LVDS 对数)

| 封装     | 间距(mm) | 尺寸(mm)    | GW1N-1S | GW1N-1 | GW1N-1P5 | GW1N-2   | GW1N-4   | GW1N-9   |
|--------|--------|-----------|---------|--------|----------|----------|----------|----------|
| CM64   | 0.5    | 4.1 x 4.1 | -       | -      | -        | -        | -        | 55 (16)  |
| CS100H | 0.4    | 4 x 4     | -       | -      | -        | 79 (21)  | -        | -        |
| CS30   | 0.4    | 2.3 x 2.4 | 23      | -      | -        | -        | -        | -        |
| CS30   | 0.4    | 2.3 x 2.2 | -       | 24     | -        | -        | -        | -        |
| CS42   | 0.4    | 2.4 x 2.9 | -       | -      | -        | 24 (7)   | -        | -        |
| CS42H  | 0.4    | 2.4 x 2.9 | -       | -      | -        | 21 (3)   | -        | -        |
| CS72   | 0.4    | 3.6 x 3.3 | -       | -      | -        | -        | 58 (19)  | -        |
| EQ144  | 0.5    | 20 x 20   | -       | -      | -        | -        | -        | 121 (28) |
| EQ176  | 0.4    | 20 x 20   | -       | -      | -        | -        | -        | 148 (37) |
| FN32   | 0.4    | 4 x 4     | 25      | -      | -        | -        | -        | -        |
| LQ100  | 0.5    | 14 x 14   | -       | 80     | 80 (16)  | 80 (15)  | 80 (13)  | 80 (20)  |
| LQ100X | 0.5    | 14 x 14   | -       | -      | 80 (16)  | 80 (15)  | -        | -        |
| LQ144  | 0.5    | 20 x 20   | -       | 117    | -        | 113 (28) | 120 (22) | 121 (28) |
| LQ144F | 0.5    | 20 x 20   | -       | -      | -        | 115 (27) | -        | -        |
| LQ144X | 0.5    | 20 x 20   | -       | -      | -        | 113 (28) | -        | -        |
| LQ176  | 0.4    | 20 x 20   | -       | -      | -        | -        | -        | 147 (37) |
| MG100  | 0.5    | 5 x 5     | -       | -      | -        | -        | -        | 87 (25)  |
| MG100T | 0.5    | 5 x 5     | -       | -      | -        | -        | -        | 87 (17)  |
| MG121  | 0.5    | 6 x 6     | -       | -      | -        | 100 (28) | -        | -        |
| MG121X | 0.5    | 6 x 6     | -       | -      | -        | 100 (28) | -        | -        |
| MG132  | 0.5    | 8 x 8     | -       | -      | -        | 104 (29) | -        | -        |
| MG132H | 0.5    | 8 x 8     | -       | -      | -        | 95 (29)  | -        | -        |
| MG132X | 0.5    | 8 x 8     | -       | -      | -        | 104 (29) | 105 (23) | -        |
| MG160  | 0.5    | 8 x 8     | -       | -      | -        | -        | 132 (25) | 132 (38) |
| MG196  | 0.5    | 8 x 8     | -       | -      | -        | -        | -        | 113 (35) |
| MG49   | 0.5    | 3.8 x 3.8 | -       | -      | -        | 42 (11)  | -        | -        |
| PG256  | 1.0    | 17 x 17   | -       | -      | -        | -        | 208 (32) | 208 (36) |
| PG256M | 1.0    | 17 x 17   | -       | -      | -        | -        | 208 (32) | -        |

| 封装     | 间距(mm) | 尺寸(mm)  | GW1N-1S | GW1N-1 | GW1N-1P5 | GW1N-2  | GW1N-4   | GW1N-9   |
|--------|--------|---------|---------|--------|----------|---------|----------|----------|
| QN32   | 0.5    | 5 x 5   | -       | 26     | -        | 21 (1)  | 24 (3)   | -        |
| QN32X  | 0.5    | 5 x 5   | -       | -      | -        | 21 (1)  | -        | -        |
| QN48   | 0.4    | 6 x 6   | -       | 41     | -        | 41 (12) | 40 (9)   | 40 (12)  |
| QN48F  | 0.4    | 6 x 6   | -       | -      | -        | -       | -        | 40 (11)  |
| QN48H  | 0.4    | 6 x 6   | -       | -      | -        | 31 (8)  | -        | -        |
| QN48X  | 0.5    | 7 x 7   | -       | -      | 39 (10)  | -       | -        | -        |
| QN48XF | 0.5    | 7 x 7   | -       | -      | 40 (11)  | -       | -        | -        |
| QN60   | 0.35   | 6 x 6   | -       | -      | -        | -       | -        | 44 (11)  |
| QN88   | 0.4    | 10 x 10 | -       | -      | -        | 58 (17) | 71 (11)  | 71 (19)  |
| UG169  | 0.8    | 11 x 11 | -       | -      | -        | -       | 129 (27) | 129 (38) |
| UG256  | 0.8    | 14 x 14 | -       | -      | -        | -       | -        | 207 (36) |
| UG332  | 0.8    | 17 x 17 | -       | -      | -        | -       | -        | 274 (43) |

注！

- JTAGSEL\_N 和 JTAG 管脚是互斥管脚，JTAGSEL\_N 引脚和 JTAG 下载的 4 个引脚（TCK、TDI、TDO、TMS）不可同时复用为 GPIO，但当 mode[2:0]=001 时，JTAGSEL\_N 始终为 GPIO，此时可将 JTAGSEL\_N 和 JTAG 配置的 4 个管脚（TCK、TMS、TDI、TDO）同时用作 GPIO。详细信息请参考 [UG103, GW1N 系列 FPGA 产品封装与管脚手册](#)。
- 本手册中 GW1N 系列 FPGA 产品封装命名采用缩写的方式，详细信息请参见 4.1 器件命名。
- GW1N-1 CS30 仅支持 SSPI 配置模式。

**表 1-3 不同封装支持的配置模式列表(GW1N-1P5、GW1N-2)**

| 器件                    | 封装     | Mode[2:0] | 配置模式                                 | 备注                                                                                                   |
|-----------------------|--------|-----------|--------------------------------------|------------------------------------------------------------------------------------------------------|
| GW1N-2 <sup>[1]</sup> | QN32   | 000       | JTAG<br>Autoboot                     | -                                                                                                    |
|                       | CS42   |           |                                      |                                                                                                      |
|                       | LQ100  |           |                                      |                                                                                                      |
|                       | LQ144  |           |                                      |                                                                                                      |
|                       | LQ144F |           |                                      |                                                                                                      |
|                       | MG121  |           |                                      |                                                                                                      |
|                       | MG132  |           |                                      |                                                                                                      |
|                       | LQ100X | 100       | JTAG<br>I <sup>2</sup> C<br>Autoboot | 当配置模式支持 I <sup>2</sup> C 时，<br>SDA 及 SCL 管脚需要保持<br>外上拉。配置成 100 模式下<br>使用 Autoboot, SDA 需要保<br>持外部上拉。 |
|                       | LQ144X |           |                                      |                                                                                                      |
|                       | MG121X |           |                                      |                                                                                                      |
|                       | MG132X |           |                                      |                                                                                                      |
|                       | MG49   |           |                                      |                                                                                                      |
|                       | QN32X  |           |                                      |                                                                                                      |

| 器件       | 封装               | Mode[2:0] | 配置模式                                                                               | 备注                                                                                                   |
|----------|------------------|-----------|------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|
|          | CS42H            |           |                                                                                    |                                                                                                      |
|          | QN48<br>QN48H    | 00X       | JTAG<br>Autoboot<br>SSPI                                                           | -                                                                                                    |
|          | MG132H<br>CS100H | X0X       | JTAG<br>I <sup>2</sup> C<br>Autoboot<br>SSPI                                       | 当配置模式支持 I <sup>2</sup> C 时，<br>SDA 及 SCL 管脚需要保持<br>外上拉。配置成 100 模式下<br>使用 Autoboot, SDA 需要保<br>持外部上拉。 |
|          | QN88             | XXX       | JTAG<br>I <sup>2</sup> C<br>Autoboot<br>SSPI<br>MSPI<br>DUAL BOOT<br>SERIAL<br>CPU | -                                                                                                    |
| GW1N-1P5 | LQ100X<br>QN48X  | 100       | JTAG<br>I <sup>2</sup> C<br>Autoboot                                               | 当配置模式支持 I <sup>2</sup> C 时，<br>SDA 及 SCL 管脚需要外上<br>拉。配置成 100 模式下使用<br>Autoboot, SDA 需要保持外<br>部上拉。    |
|          | LQ100<br>QN48XF  | 000       | JTAG<br>Autoboot                                                                   | -                                                                                                    |

注!

[<sup>1</sup>]对于 GW1N-2 器件而言，若其 MODE[2]的值固定为 1，则其加载频率只能是 2.5MHz。

# 2 结构介绍

## 2.1 结构框图

图 2-1 GW1N 系列 FPGA 器件结构示意图 (GW1N-9)



图 2-2 GW1N 系列 FPGA 器件结构示意图 (GW1N-4)



图 2-3 GW1N 系列 FPGA 器件结构示意图 (GW1N-1)



图 2-4 GW1N 系列 FPGA 器件结构示意图 (GW1N-2)



图 2-1~图 2-3 为 GW1N 系列 FPGA 器件结构示意图，器件内部是一个逻辑单元阵列，外围是输入输出模块( IOB )，器件内嵌了静态随机存储器(BSRAM) 模块、数字信号处理模块 DSP、PLL 资源、片内晶振和闪存资源，支持瞬时启动功能。图 2-4 为 GW1N-2 器件结构示意图，在 GW1N 系列其他器件的基础上内嵌了 MIPI D-PHY RX 硬核模块。内部资源数量详细信息请参见表 1-1。

**GW1N 系列 FPGA** 产品的组成部分为可配置功能单元(CFU, Function Logic Unit)和可配置逻辑单元(CLU, Configurable Logic Unit)。在器件内部按照行、列式矩阵排列，不同容量的器件行数和列数不同。详细资料请参见 [2.2 可配置功能单元](#)。

**GW1N 系列 FPGA** 产品的 I/O 资源分布在器件外围，以 Bank 为单位划分。I/O 资源支持多种电平标准，支持普通工作模式、SDR 工作模式和通用 DDR 模式。详细资料请参见 [2.3 输入输出模块](#)。

**GW1N 系列 FPGA** 产品的块状静态随机存储器(BSRAM) 在器件内部按照行排列。一个 BSRAM 的容量大小为 18Kbits，支持多种配置模式和操作模式。详细资料请参见 [2.4 块状静态随机存储器](#)。

**GW1N 系列 FPGA** 产品 GW1N-1/1S/1P5/2、GW1N-4、GW1N-9 分别内嵌了 1Mbits、2Mbits、4Mbits 的闪存资源，这些闪存资源包括配置闪存资源和用户闪存资源。配置闪存资源用于内置 Flash 编程，详细资料请参考 [2.12 编程配置](#)。用户闪存资源用于用户存储，详细信息请参见 [2.5 用户闪存资源\(GW1N-1 和 GW1N-1S\)](#) 及 [2.6 用户闪存资源\(GW1N-1P5/2/4/9\)](#)。

**GW1N-4 和 GW1N-9** 器件中内嵌了数字信号处理模块 DSP。每个 DSP 包含两个宏单元，每个宏单元包含两个预加器(pre-adders)，两个 18 位的乘法器(multipliers)和一个三输入的算术/逻辑运算单元(ALU54)。详细资料请参见 [2.7 数字信号处理模块](#)。

注！

GW1N-1、GW1N-2 和 GW1N-1S 暂不支持数字信号处理模块 DSP 资源。

GW1N 系列 FPGA 产品内嵌了锁相环 PLL 资源。高云半导体 PLL 模块能够提供可以综合的时钟频率，通过配置不同的参数可以进行时钟的频率调整(倍频和分频)、相位调整、占空比调整等功能。同时产品内嵌可编程片内晶振。详细资料请参见 [2.9 时钟及 2.13 片内晶振](#)。

GW1N-2 器件包含硬核 MIPI D-PHY RX，详细信息请参考 [2.8 MIPI D-PHY](#)。

此外，FPGA 器件内置了丰富的可编程布线单元(CRU, Configurable Routing Unit)，为 FPGA 内部的所有资源提供连接关系。可配置功能单元(CFU)和 IOB 内部都分布着布线资源，连通了 CFU 内部资源和 IOB 内部的逻辑资源。布线资源可通过高云半导体 FPGA 软件自动生成。此外，GW1N 系列 FPGA 产品还提供了丰富的专用时钟网络资源，长线资源，全局置复位，以及编程选项等。详细资料请参见 [2.9 时钟](#)、[2.10 长线](#)、[2.11 全局复置位](#)。

## 2.2 可配置功能单元

可配置功能单元(CFU)和可配置逻辑单元(CLU)是构成高云半导体 FPGA 产品内核的两种基本单元，每个基本单元可由四个可配置逻辑块(CL)以及相应的可配置布线单元(CRU)组成，其中三个可配置逻辑块各包含两个四输入查找表(LUT)和两个寄存器(REG)，另外一个可配置逻辑块只包含两个四输入查找表，如图 2-5 所示。

CLU 中的可配置逻辑块不能配置为静态随机存储器，可配置为基本查找表、算术逻辑单元和只读存储器。CFU 中的可配置逻辑块可根据应用场景配置成基本查找表、算术逻辑单元、静态随机存储器和只读存储器四种工作模式。

关于 CFU/CLU 的更多详细信息，请参考 [UG288, Gowin 可配置功能单元\(CFU\)用户指南](#)。

图 2-5 CFU 结构示意图



注!

- SREG 需要特殊的软件支持。如有需要, 请联系高云半导体技术支持或当地办事处。
- 目前, 仅 GW1N-1P5、GW1N-2 器件支持 CLS3 的 REG, 且 CLS3 与 CLS2 的 CLK/CE/SR 同源。

## 2.3 输入输出模块

GW1N 系列 FPGA 产品的 IOB 主要包括 I/O Buffer、I/O 逻辑以及相应的布线资源单元三个部分。下图为两个 IOB 的结构示意图, 每个 IOB 单元包括了两个 I/O 管脚(标记为 A 和 B), 它们可以配置成一组差分信号对, 也可以作为单端信号分别配置。

图 2-6 IOB 结构示意图



GW1N 系列 FPGA 产品中 IOB 的功能特点：

- 基于 Bank 的 V<sub>CCIO</sub> 机制。
- 支持 LVCMS、PCI、LVTTL、LVDS、SSTL 以及 HSTL 等多种电平标准。
- 提供输入信号迟滞选项。
- 提供输出信号驱动电流选项。
- 对每个 I/O 提供独立的 Bus Keeper、上拉/下拉电阻及 Open Drain 输出选项。
- 支持热插拔。
- I/O 逻辑支持普通模式、SDR 模式以及 DDR 等多种模式。

注！

- GW1N 系列 FPGA 产品的 GPIO 支持以 MIPI IO 类型实现 MIPI 传输，详见表 2-9。
- GW1N-1 和 GW1N-1S 不支持真 LVDS 输出。
- 2.3.1~2.3.4 分别描述了 I/O 电平标准、真 LVDS 设计、I/O 逻辑、I/O 逻辑工作模式等信息，更多关于 I/O 模块的更多详细信息，请参考 [UG289, Gowin 可编程通用管脚\(GPIO\)用户指南](#)。

### 2.3.1 I/O 电平标准

GW1N 系列 FPGA 产品每个 Bank 支持单独供电，有独立的电源 V<sub>CCIO</sub>。

为支持 SSTL, HSTL 等 I/O 输入标准，每个 Bank 还提供一个独立的参考电压(V<sub>REF</sub>)，用户可以选择使用 IOB 内置的 V<sub>REF</sub> 源(等于 0.5\*V<sub>CCIO</sub>)，也可选择外部的 V<sub>REF</sub> 输入(使用 Bank 中任意一个 I/O 管脚作为外部 V<sub>REF</sub> 输入)。

GW1N-1/4 的 I/O 包括 4 个 Bank，如图 2-7 所示。

图 2-7 GW1N-1/4 I/O Bank 分布示意图



GW1N-1S 的 I/O 包括 3 个 Bank，如图 2-8 所示。

图 2-8 GW1N-1S I/O Bank 分布示意图



GW1N-1P5 的 I/O 包括 6 个 Bank，如图 2-9 所示。

图 2-9 GW1N-1P5 I/O Bank 分布示意图



GW1N-2 的 I/O 包括 6 个 Bank。但是，GW1N-2 CS42、QN48H、MG132H、QN88、及 CS42H 封装包括 7 个 Bank，其中 Bank6<sup>[1]</sup>为 MIPI

专用 Bank，用于 MIPI D-PHY RX，如图 2-10 所示。

注！

[1] 若不使用 MIPI 功能，可以将 Bank6 的管脚保持悬空。也可通过旁路内部 MIPI 逻辑的方式将 Bank6 用于差分输入(共模电压≤0.5V)。

图 2-10 GW1N-2 I/O Bank 分布示意图



GW1N-9 的 I/O 包括 4 个 Bank，如图 2-11 所示。

图 2-11 GW1N-9 I/O Bank 分布示意图



**GW1N** 系列 **FPGA** 产品分为 **LV** 及 **UV** 版本，其中 **GW1N-1S** 仅支持 **LV** 版本。

**LV** 版本器件支持 **1.2V V<sub>CC</sub>** 供电电压，可以满足用户低功耗的需求。**V<sub>CCIO</sub>** 根据需要可在 **1.2V、1.5V、1.8V、2.5V、3.3V** 电压中灵活设置。**GW1N-1S** 器件内部不支持 **V<sub>CCX</sub>**，其他器件的 **V<sub>CCX</sub>** 支持 **2.5V 或 3.3V** 供电电压。

**UV** 版本器件方便用户实现单一电源供电，内部集成了线性稳压器，内核电压支持 **1.8V、2.5V、3.3V** 供电电压。

**GW1N** 系列 **FPGA** 产品的 **GPIO** 支持 **MIPI IO** 类型，详见表 2-9。

**注！**

- 配置过程中，器件所有 **GPIO** 均为高阻态、内部弱上拉，配置完成后 **I/O** 状态由用户程序和约束控制。**Config** 相关 **I/O** 的状态根据配置模式的不同有所区别。
- 不同版本器件的推荐工作电压请参考 3.1 工作条件。
- **GW1N-1S** 器件 **Bank0/Bank1** 的 **I/O** 用作 **MIPI** 输入的时候，**V<sub>CCIO0</sub>/V<sub>CCIO1</sub>** 需要提供 **1.2V** 电压。
- **GW1N-2/GW1N-1P5** 器件的 **Bank0/Bank3/Bank4/Bank5** 用作 **MIPI** 输出的时候，**V<sub>CCIO0</sub>/V<sub>CCIO3</sub>/V<sub>CCIO4</sub>/V<sub>CCIO5</sub>** 需要提供 **1.2V** 电压。
- **GW1N-2/GW1N-1P5** 器件的 **Bank2** 用作 **MIPI** 输入的时候，**V<sub>CCIO2</sub>** 需要提供 **1.2V** 电压。
- **GW1N-9** 器件的 **Bank0** 的 **I/O** 用作 **MIPI** 输入的时候，**V<sub>CCIO0</sub>** 需要提供 **1.2V** 电压。
- **GW1N-9** 器件的 **Bank2** 的 **I/O** 用作 **MIPI** 输出的时候，**V<sub>CCIO2</sub>** 需要提供 **1.2V** 电压。
- **GW1N-9** 器件的 **Bank0、Bank1** 和 **Bank3** 的 **I/O** 供电限制(**C** 版本的 **GW1N-9** 器件没有这些供电限制)：
  - 当 **V<sub>CCIO0</sub>** 大于或等于 **1.8V** 时，**V<sub>CCIO1</sub>** 和 **V<sub>CCIO3</sub>** 支持 **1.2V、1.5V、1.8V、2.5V、3.3V**。
  - 当 **V<sub>CCIO0</sub>** 为 **1.5V** 时，**V<sub>CCIO1</sub>** 和 **V<sub>CCIO3</sub>** 支持 **1.2V、1.5V、1.8V、2.5V**。
  - 当 **V<sub>CCIO0</sub>** 为 **1.2V** 时，**V<sub>CCIO1</sub>** 和 **V<sub>CCIO3</sub>** 支持 **1.2V、1.5V、1.8V**。

不同的 **I/O** 输出/输入标准对 **V<sub>CCIO</sub>** 的要求如表 2-1 及表 2-2 所示。

**表 2-1 GW1N 系列 FPGA 产品支持的输出 I/O 类型及部分可选配置**

| I/O 类型(输出)            | 单端/差分      | Bank<br>V <sub>CCIO</sub> (V) | 输出驱动能力(mA)                                               | 典型应用      |
|-----------------------|------------|-------------------------------|----------------------------------------------------------|-----------|
| MIPI <sup>[1]</sup>   | 差分 (TLVDS) | 1.2                           | 3.5                                                      | 移动行业处理器接口 |
| LVDS25 <sup>[2]</sup> | 差分 (TLVDS) | 2.5/3.3                       | 2.5/3.5/4.5/6(GW1N-1P5/2)、<br>1.25/2/2.5/3.5(GW1N-4/9)   | 点对点高速数据传输 |
| RSDS <sup>[2]</sup>   | 差分 (TLVDS) | 2.5/3.3                       | 2.5(GW1N-1P5/2)、<br>1.25/2/2.5/3.5(GW1N-4)、<br>2(GW1N-9) | 点对点高速数据传输 |

| I/O 类型(输出)              | 单端/差分      | Bank<br>V <sub>CCIO</sub> (V) | 输出驱动能力(mA)                                                | 典型应用                |
|-------------------------|------------|-------------------------------|-----------------------------------------------------------|---------------------|
| MINILVDS <sup>[2]</sup> | 差分 (TLVDS) | 2.5/3.3                       | 2.5(GW1N-1P5/2)、<br>1.25/2/2.5/3.5(GW1N-4)、<br>2(GW1N-9)  | LCD 时序驱动与列<br>驱动器接口 |
| PPLVDS <sup>[2]</sup>   | 差分 (TLVDS) | 2.5/3.3                       | 3.5(GW1N-1P5/2/9)、<br>1.25/2/2.5/3.5(GW1N-4)              | LCD 行/列驱动           |
| LVDS25E                 | 差分         | 2.5                           | 8                                                         | 点对点高速数据传输           |
| BLVDS25E                | 差分         | 2.5                           | 16                                                        | 多点高速数据传输            |
| MLVDS25E                | 差分         | 2.5                           | 16                                                        | LCD 时序驱动与列<br>驱动器接口 |
| RSDS25E                 | 差分         | 2.5                           | 8                                                         | 点对点高速数据传输           |
| LVPECL33E               | 差分         | 3.3                           | 16                                                        | 通用接口                |
| HSTL18D_I               | 差分         | 1.8                           | 8                                                         | 存储接口                |
| HSTL18D_II              | 差分         | 1.8                           | 8                                                         | 存储接口                |
| HSTL15D_I               | 差分         | 1.5                           | 8                                                         | 存储接口                |
| SSTL15D                 | 差分         | 1.5                           | 8                                                         | 存储接口                |
| SSTL18D_I               | 差分         | 1.8                           | 8                                                         | 存储接口                |
| SSTL18D_II              | 差分         | 1.8                           | 8                                                         | 存储接口                |
| SSTL25D_I               | 差分         | 2.5                           | 8                                                         | 存储接口                |
| SSTL25D_II              | 差分         | 2.5                           | 8                                                         | 存储接口                |
| SSTL33D_I               | 差分         | 3.3                           | 8                                                         | 存储接口                |
| SSTL33D_II              | 差分         | 3.3                           | 8                                                         | 存储接口                |
| LVCMOS12D               | 差分         | 1.2                           | 2/6(GW1N-1P5/2)、<br>4/8(GW1N-1/1S/4/9)                    | 通用接口                |
| LVCMOS15D               | 差分         | 1.5                           | 4/8                                                       | 通用接口                |
| LVCMOS18D               | 差分         | 1.8                           | 4/8/12                                                    | 通用接口                |
| LVCMOS25D               | 差分         | 2.5                           | 4/8/12/16                                                 | 通用接口                |
| LVCMOS33D               | 差分         | 3.3                           | 4/8/12/16(GW1N-1P5/2)、<br>4/8/12/16/24(GW1N-<br>1/1S/4/9) | 通用接口                |
| HSTL15_I                | 单端         | 1.5                           | 8                                                         | 存储接口                |
| HSTL18_I                | 单端         | 1.8                           | 8                                                         | 存储接口                |
| HSTL18_II               | 单端         | 1.8                           | 8                                                         | 存储接口                |

| I/O 类型(输出)          | 单端/差分 | Bank V <sub>CCIO</sub> (V) | 输出驱动能力(mA)                                            | 典型应用      |
|---------------------|-------|----------------------------|-------------------------------------------------------|-----------|
| SSTL15              | 单端    | 1.5                        | 8                                                     | 存储接口      |
| SSTL18_I            | 单端    | 1.8                        | 8                                                     | 存储接口      |
| SSTL18_II           | 单端    | 1.8                        | 8                                                     | 存储接口      |
| SSTL25_I            | 单端    | 2.5                        | 8                                                     | 存储接口      |
| SSTL25_II           | 单端    | 2.5                        | 8                                                     | 存储接口      |
| SSTL33_I            | 单端    | 3.3                        | 8                                                     | 存储接口      |
| SSTL33_II           | 单端    | 3.3                        | 8                                                     | 存储接口      |
| LVCMOS12            | 单端    | 1.2                        | 2/6(GW1N-1P5/2)、<br>4/8(GW1N-1/1S/4/9)                | 通用接口      |
| LVCMOS15            | 单端    | 1.5                        | 4/8                                                   | 通用接口      |
| LVCMOS18            | 单端    | 1.8                        | 4/8/12                                                | 通用接口      |
| LVCMOS25            | 单端    | 2.5                        | 4/8/12/16                                             | 通用接口      |
| LVCMOS33/<br>LVTT33 | 单端    | 3.3                        | 4/8/12/16(GW1N-1P5/2)、<br>4/8/12/16/24(GW1N-1/1S/4/9) | 通用接口      |
| PCI33               | 单端    | 3.3                        | 4/8                                                   | PC 和嵌入式系统 |

注!

- [1]以下器件支持 MIPI I/O 输出: GW1N-2/GW1N-1P5 器件的 Bank0/Bank3/Bank4/Bank5; GW1N-9 器件的 Bank2。
- [2] GW1N-1、GW1N-1S 器件不支持该 I/O 类型。

表 2-2 GW1N 系列支持的输入 I/O 类型及部分可选配置

| I/O 类型(输入)              | 单端/差分      | Bank V <sub>CCIO</sub> (V) | HYSERESIS (支持迟滞选项) | 是否需要 V <sub>REF</sub> |
|-------------------------|------------|----------------------------|--------------------|-----------------------|
| MIPI <sup>[1]</sup>     | 差分 (TLVDS) | 1.2                        | 否                  | 否                     |
| LVDS25 <sup>[2]</sup>   | 差分 (TLVDS) | 2.5/3.3                    | 否                  | 否                     |
| RSDS <sup>[2]</sup>     | 差分 (TLVDS) | 2.5/3.3                    | 否                  | 否                     |
| MINILVDS <sup>[2]</sup> | 差分 (TLVDS) | 2.5/3.3                    | 否                  | 否                     |
| PPLVDS <sup>[2]</sup>   | 差分 (TLVDS) | 2.5/3.3                    | 否                  | 否                     |
| LVDS25E                 | 差分         | 2.5/3.3                    | 否                  | 否                     |
| BLVDS25E                | 差分         | 2.5/3.3                    | 否                  | 否                     |
| MLVDS25E                | 差分         | 2.5/3.3                    | 否                  | 否                     |
| RSDS25E                 | 差分         | 2.5/3.3                    | 否                  | 否                     |

| I/O 类型(输入)                      | 单端/差分 | Bank V <sub>CCIO</sub> (V) | HYSTERESIS (支持迟滞选项) | 是否需要 V <sub>REF</sub> |
|---------------------------------|-------|----------------------------|---------------------|-----------------------|
| LVPECL33E                       | 差分    | 3.3                        | 否                   | 否                     |
| HSTL18D_I                       | 差分    | 1.8                        | 否                   | 否                     |
| HSTL18D_II                      | 差分    | 1.8                        | 否                   | 否                     |
| HSTL15D_I                       | 差分    | 1.5                        | 否                   | 否                     |
| SSTL15D                         | 差分    | 1.5                        | 否                   | 否                     |
| SSTL18D_I                       | 差分    | 1.8                        | 否                   | 否                     |
| SSTL18D_II                      | 差分    | 1.8                        | 否                   | 否                     |
| SSTL25D_I                       | 差分    | 2.5                        | 否                   | 否                     |
| SSTL25D_II                      | 差分    | 2.5                        | 否                   | 否                     |
| SSTL33D_I                       | 差分    | 3.3                        | 否                   | 否                     |
| SSTL33D_II                      | 差分    | 3.3                        | 否                   | 否                     |
| LVCMOS12D                       | 差分    | 1.2                        | 否                   | 否                     |
| LVCMOS15D                       | 差分    | 1.5                        | 否                   | 否                     |
| LVCMOS18D                       | 差分    | 1.8                        | 否                   | 否                     |
| LVCMOS25D                       | 差分    | 2.5                        | 否                   | 否                     |
| LVCMOS33D                       | 差分    | 3.3                        | 否                   | 否                     |
| HSTL15_I                        | 单端    | 1.5                        | 否                   | 是                     |
| HSTL18_I                        | 单端    | 1.8                        | 否                   | 是                     |
| HSTL18_II                       | 单端    | 1.8                        | 否                   | 是                     |
| SSTL15                          | 单端    | 1.5                        | 否                   | 是                     |
| SSTL18_I                        | 单端    | 1.8                        | 否                   | 是                     |
| SSTL18_II                       | 单端    | 1.8                        | 否                   | 是                     |
| SSTL25_I                        | 单端    | 2.5                        | 否                   | 是                     |
| SSTL25_II                       | 单端    | 2.5                        | 否                   | 是                     |
| SSTL33_I                        | 单端    | 3.3                        | 否                   | 是                     |
| SSTL33_II                       | 单端    | 3.3                        | 否                   | 是                     |
| LVCMOS12 <sup>[3]</sup>         | 单端    | 1.2                        | 是                   | 否                     |
| LVCMOS12UD15 <sup>[3],[4]</sup> | 单端    | 1.5                        | 否                   | 否                     |
| LVCMOS12UD18 <sup>[3],[4]</sup> | 单端    | 1.8                        | 否                   | 否                     |
| LVCMOS12UD25 <sup>[3],[4]</sup> | 单端    | 2.5                        | 否                   | 否                     |

| I/O 类型(输入)                       | 单端/差分 | Bank V <sub>CCIO</sub> (V) | Hysteresis (支持迟滞选项) | 是否需要 V <sub>REF</sub> |
|----------------------------------|-------|----------------------------|---------------------|-----------------------|
| LVCMOS12UD33 <sup>[3]. [4]</sup> | 单端    | 3.3                        | 否                   | 否                     |
| LVCMOS15OD12 <sup>[3]. [4]</sup> | 单端    | 1.2                        | 否                   | 否                     |
| LVCMOS15 <sup>[3]</sup>          | 单端    | 1.5                        | 是                   | 否                     |
| LVCMOS15UD18 <sup>[3]. [4]</sup> | 单端    | 1.8                        | 否                   | 否                     |
| LVCMOS15UD25 <sup>[3]. [4]</sup> | 单端    | 2.5                        | 否                   | 否                     |
| LVCMOS15UD33 <sup>[3]. [4]</sup> | 单端    | 3.3                        | 否                   | 否                     |
| LVCMOS18OD15 <sup>[3]. [4]</sup> | 单端    | 1.5                        | 否                   | 否                     |
| LVCMOS18 <sup>[3]</sup>          | 单端    | 1.8                        | 是                   | 否                     |
| LVCMOS18UD25 <sup>[3]. [4]</sup> | 单端    | 2.5                        | 否                   | 否                     |
| LVCMOS18UD33 <sup>[3]. [4]</sup> | 单端    | 3.3                        | 否                   | 否                     |
| LVCMOS25OD15 <sup>[3]. [4]</sup> | 单端    | 1.5                        | 否                   | 否                     |
| LVCMOS25OD18 <sup>[3]. [4]</sup> | 单端    | 1.8                        | 否                   | 否                     |
| LVCMOS25 <sup>[3]</sup>          | 单端    | 2.5                        | 是                   | 否                     |
| LVCMOS25UD33 <sup>[3]. [4]</sup> | 单端    | 3.3                        | 否                   | 否                     |
| LVCMOS33OD15 <sup>[3]. [4]</sup> | 单端    | 1.5                        | 否                   | 否                     |
| LVCMOS33OD18 <sup>[3]. [4]</sup> | 单端    | 1.8                        | 否                   | 否                     |
| LVCMOS33OD25 <sup>[3]. [4]</sup> | 单端    | 2.5                        | 否                   | 否                     |
| LVCMOS33 <sup>[3]</sup>          | 单端    | 3.3                        | 是                   | 否                     |
| LVTTL33                          | 单端    | 3.3                        | 是                   | 否                     |
| PCI33                            | 单端    | 3.3                        | 是                   | 否                     |

**Note!**

- <sup>[1]</sup>以下器件支持 MIPI I/O 输入: GW1N-2/GW1N-1P5 器件的 Bank2; GW1N-2 器件的 Bank6 (硬核); GW1N-9 器件的 Bank0; GW1N-1S 器件的 Bank0 和 Bank1。
- <sup>[2]</sup> GW1N-1S 器件不支持该 I/O 类型。
- <sup>[3]</sup> LVCMOS12 标准可以通过 LVCMOS12、LVCMOS12UD15、VCMOS12UD18、LVCMOS12UD25、以及 LVCMOS12UD33 等 I/O 类型来实现，它们支持不同的 V<sub>CCIO</sub>。LVCMOS15/LVCMOS18/LVCMOS25/LVCMOS33 标准同理。
- <sup>[4]</sup> OD=over drive, UD=under drive。使用 OD/UD 类型时，需将对应 IO 的 Pull Mode 设置为 NONE，PCI Clamp 设置为 OFF。

### 2.3.2 真 LVDS 设计

除了 GW1N-1 / GW1N-1S 器件，GW1N 系列的 FPGA 产品支持真 LVDS 输出。此外，GW1N 系列的 FPGA 产品还支持 LVDS25E、

MLVDS25E、BLVDS25E 等电平类型。

真 LVDS 的分布详细资料请参见 [UG174, GW1N-1P5 器件 Pinout 手册](#), [UG171, GW1N-2 器件 Pinout 手册](#), [UG105, GW1N-4 器件 Pinout 手册](#) 及 [UG114, GW1N-9 器件 Pinout 手册](#)。

LVDS 的输入端 I/O 需要 100 欧姆终端电阻做匹配, 设计参考如图 2-12 所示。GW1N 系列 FPGA 产品的特定 Bank 支持片内可编程的 100 欧姆输入差分匹配电阻, 详见 [UG289, Gowin 可编程通用管脚 \(GPIO\) 用户指南](#)。

**图 2-12 真 LVDS 设计参考框图**



LVDS25E、MLVDS25E、BLVDS25E 等差分 I/O 终端匹配电阻网络请参见 [UG289, Gowin 可编程通用管脚 \(GPIO\) 用户指南](#)。

### 2.3.3 I/O 逻辑

图 2-13 为 GW1N 系列 FPGA 产品的 I/O 逻辑的输入输出部分。

图 2-13 I/O 逻辑输入输出示意图



表 2-3 端口介绍

| 端口名                              | I/O    | 描述                                                                                                                                                                                                                                                                                                                       |
|----------------------------------|--------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| CI <sup>[1]</sup>                | Input  | GCLK 输入信号。<br>不同封装器件中 GCLK 输入信号的数量请分别参考 <a href="#">UG107, GW1N-1 器件 Pinout 手册</a> , <a href="#">UG169, GW1N-1S 器件 Pinout 手册</a> , <a href="#">UG174, GW1N-1P5 器件 Pinout 手册</a> , <a href="#">UG171, GW1N-2 器件 Pinout 手册</a> , <a href="#">UG105, GW1N-4 器件 Pinout 手册</a> 及 <a href="#">UG114, GW1N-9 器件 Pinout 手册</a> 。 |
| DI                               | Input  | IO 口低速输入信号, 直接输入到 Fabric。                                                                                                                                                                                                                                                                                                |
| Q                                | Output | SDR 模块中 IREG 输出信号。                                                                                                                                                                                                                                                                                                       |
| Q <sub>0</sub> -Q <sub>n-1</sub> | Output | DDR 模块中 IDES 输出信号。                                                                                                                                                                                                                                                                                                       |

注!

<sup>[1]</sup> 当 CI 作为 GCLK 输入使用时, DI、Q 及 Q<sub>0</sub>-Q<sub>n-1</sub> 不能作为 IO 输入输出使用。

GW1N 系列 FPGA 产品的 I/O 逻辑的组成模块说明如下：

### 延迟模块

图 2-14 为延迟模块 IODELAY。GW1N 系列 FPGA 产品的每个 I/O 都包含 IODELAY 模块，用户可以通过该模块在 I/O 上增加额外的 delay 用于调整输入输出信号的延时。每一步的延迟时间为  $T_{dlyunit}$ ，总共可以提供的延迟步数为 DLYSTEP。IODELAY 总延迟时间为： $T_{total} = T_{dlyoffset} + T_{dlyunit} * DLYSTEP$ ，总延迟参考时间如表 2-4 所示。

表 2-4 IODELAY 总延迟参考

|                 | Min.  | Typ.  | Max.  |
|-----------------|-------|-------|-------|
| $T_{dlyoffset}$ | 450ps | 500ps | 550ps |
| $T_{dlyunit}$   | -     | 30ps  | -     |
| DLYSTEP         | 0     | -     | 127   |

图 2-14 IODELAY 示意图



有两种控制延迟的方式：

- 静态控制。
- 动态控制，可与 IEM 模块（取样模块）一起使用来调节动态取样窗口。需要注意的是 IODELAY 不能同时用于输入和输出。

### I/O 寄存器

图 2-15 为 GW1N 系列 FPGA 产品的 I/O 寄存器模块。GW1N 系列 FPGA 产品的每个 I/O 都提供可编程输入寄存器 IREG、输出寄存器 OREG 和高阻控制寄存器 TRIREG。

图 2-15 I/O 寄存器示意图



注！

- CE 可以编程为低电平有效(0: enable)或高电平有效(1: enable)。
- CLK 可以编程为上升沿触发或下降沿触发。
- SR 可以编程为同步/异步的 SET/RESET 或无效(disable)。
- 寄存器可以编程为寄存器(register)或锁存器(latch)。

### 取样模块

取样模块(IEM)是用来取样数据边沿，用于通用 DDR 模式，如图 2-16 所示。

图 2-16 IEM 示意图



### 解串器 DES 模块

每个输入的 I/O 逻辑提供了简单的解串器 DES，丰富了 I/O 资源应用方式。

### 串化器 SER 模块

每个输出的 I/O 逻辑提供了简单的串化器 SER 模块，丰富了 I/O 资源应用方式。

## 2.3.4 I/O 逻辑工作模式

GW1N 系列 FPGA 产品的 I/O 逻辑支持多种工作模式。每一种工作模式下，I/O(或 I/O 差分信号对)又可以配置成输出信号、输入信号、INOUT 信号及三态输出信号(带三态控制的输出信号)。

GW1N-1S 和 GW1N-9 的管脚都支持 I/O 逻辑。GW1N-1 的管脚 IOL6(A,B,C,...,J)和 IOR6(A,B,C,...,J)不支持 I/O 逻辑，其他管脚支持 I/O 逻辑。GW1N-4 的管脚 IOL10(A,B,C,...,J)和 IOR10(A,B,C,...,J)不支持 I/O 逻辑，其他管脚支持 I/O 逻辑。GW1N-1P5、GW1N-2 的管脚 IOT2(A, B)、IOT3A 不支持 I/O 逻辑，其它管脚支持 I/O 逻辑。

## 2.4 块状静态随机存储器

### 2.4.1 简介

GW1N 系列 FPGA 产品提供了丰富的块状静态随机存储器资源。这些存储器资源按照模块排列，以行的形式，分布在整个 FPGA 阵列中。因此称为块状静态随机存储器 (BSRAM)。每个 BSRAM 可配置最高 18,432bits(18Kbits)。提供的配置模式包括：单端口模式 Single Port，双端口模式 Dual Port，伪双端口模式 Semi Dual Port，只读存储器模式。

丰富的块状静态随机存储器资源为用户的高性能设计提供了保障。以下

是 BSRAM 提供的各种功能：

- 1 个模块最大容量为 18,432bits
- 时钟频率达到 190MHz
- 单端口模式(Single Port)
- 双端口模式(Dual Port)
- 伪双端口模式(Semi Dual Port)
- 提供校验位(Parity Bits)
- 提供只读存储器模式(ROM)
- 数据宽度从 1 位到 36 位
- 多时钟操作模式(Mixed Clock Mode)
- 多数据宽度模式(Mixed Data Width Mode)
- 在双字节以上的数据宽度支持字节使能功能(Byte Enable)
- 正常读写(Normal Read and Write)
- 先读后写(Read-before-write)
- 通写(Write-Through)

## 2.4.2 BSRAM 配置模式

GW1N 系列 FPGA 产品的块状静态随机存储器可支持多种数据宽度，如表 2-5 所示。

**表 2-5 BSRAM 配置列表<sup>[3]</sup>**

| 单端口模式    | 双端口模式 <sup>[1]</sup> | 伪双端口模式   | 只读模式 <sup>[2]</sup> |
|----------|----------------------|----------|---------------------|
| 16K x 1  | 16K x 1              | 16K x 1  | 16K x 1             |
| 8K x 2   | 8K x 2               | 8K x 2   | 8K x 2              |
| 4K x 4   | 4K x 4               | 4K x 4   | 4K x 4              |
| 2K x 8   | 2K x 8               | 2K x 8   | 2K x 8              |
| 1K x 16  | 1K x 16              | 1K x 16  | 1K x 16             |
| 512 x 32 | -                    | 512 x 32 | 512 x 32            |
| 2K x 9   | 2K x 9               | 2K x 9   | 2K x 9              |
| 1K x 18  | 1K x 18              | 1K x 18  | 1K x 18             |
| 512 x 36 | -                    | 512 x 36 | 512 x 36            |

注！

- <sup>[1]</sup> GW1N-1S 器件不支持双端口模式；GW1N-9 器件中仅 C 版本的 GW1N-9 支持双端口模式。
- <sup>[2]</sup> GW1N-4 器件中仅 D 版本的 GW1N-4 支持只读模式。
- <sup>[3]</sup> C 版本的 GW1N-9 不支持数据位宽 1 和 2。

### 单端口模式

单端口模式可支持 2 种读模式（Bypass 模式和 Pipeline 模式）和 3 种写模式（Normal 模式、Write-through 模式和 Read-before-write 模式）。在单端口模式下，**BSRAM** 可以在一个时钟沿对 **BSRAM** 进行读或写操作。在写操作中，被写入的数据会传到 **BSRAM** 的输出。当输出寄存器旁路（Bypass）时，新数据出现在同一个时钟的上升沿。

关于单端口模式的端口框图及相关描述请参考 [UG285, Gowin 存储器\(BSRAM & SSRAM\)用户指南](#)。

### 双端口模式

双端口模式可支持 2 种读模式（Bypass 模式和 Pipeline 模式）和 2 种写模式（Normal 模式和 Write-through 模式）。可对两个端口做如下操作：

- 两个端口同时读操作
- 两个端口同时写操作
- 任何一个端口的读和写

注！

禁止对同一地址同时进行读写操作。

关于双端口模式的端口示意图及相关描述请参考 [UG285, Gowin 存储器\(BSRAM & SSRAM\)用户指南](#)。

### 伪双端口模式

伪双端口模式可支持 2 种读模式（Bypass 模式和 Pipeline 模式）和 1 种写模式（Normal 模式）。伪双端口可支持同时的读和写操作，但是对同一个端口不能做读写操作，只支持 A 端口写，B 端口读。

注！

禁止对同一地址同时进行读写操作。

关于伪双端口模式的端口示意图及相关描述请参考 [UG285, Gowin 存储器\(BSRAM & SSRAM\)用户指南](#)。

### 只读模式

**BSRAM** 可配置成只读存储器模式。用户可通过存储器初始化文件，通过编程端口来初始化只读存储器。用户需要提供 ROM 中的内容，编入初始化文件中。在器件上电编程时来完成初始化操作。

每个 **BSRAM** 可配置成一个 16Kbits ROM。关于只读模式的端口示意图及详细描述请参考 [UG285, Gowin 存储器\(BSRAM & SSRAM\)用户指南](#)。

## 2.4.3 存储器混合数据宽度配置

GW1N 系列 FPGA 产品的块状静态随机存储器模块可支持混合数据线

宽度操作。在双端口模式和伪双端口模式下，读和写的数据宽度可以不同，但需要按照表 2-6 和表 2-7 的配置来应用。

**表 2-6 双端口混合读写数据宽度配置列表<sup>[1][2]</sup>**

| 读端口     | 写端口     |        |        |        |         |        |         |
|---------|---------|--------|--------|--------|---------|--------|---------|
|         | 16K x 1 | 8K x 2 | 4K x 4 | 2K x 8 | 1K x 16 | 2K x 9 | 1K x 18 |
| 16K x 1 | *       | *      | *      | *      | *       |        |         |
| 8K x 2  | *       | *      | *      | *      | *       |        |         |
| 4K x 4  | *       | *      | *      | *      | *       |        |         |
| 2K x 8  | *       | *      | *      | *      | *       |        |         |
| 1K x 16 | *       | *      | *      | *      | *       |        |         |
| 2K x 9  |         |        |        |        |         | *      | *       |
| 1K x 18 |         |        |        |        |         | *      | *       |

注！

- <sup>[1]</sup> GW1N-1S 器件不支持双端口模式；GW1N-9 器件中仅 C 版本的 GW1N-9 支持双端口模式。
- <sup>[2]</sup> 标注为“\*”的表示支持的模式。

**表 2-7 伪双端口混合读写数据宽度配置列表**

| 读端口     | 写端口     |        |        |        |         |          |        |         |          |
|---------|---------|--------|--------|--------|---------|----------|--------|---------|----------|
|         | 16K x 1 | 8K x 2 | 4K x 4 | 2K x 8 | 1K x 16 | 512 x 32 | 2K x 9 | 1K x 18 | 512 x 36 |
| 16K x 1 | *       | *      | *      | *      | *       | *        |        |         |          |
| 8K x 2  | *       | *      | *      | *      | *       | *        |        |         |          |
| 4K x 4  | *       | *      | *      | *      | *       | *        |        |         |          |
| 2K x 8  | *       | *      | *      | *      | *       | *        |        |         |          |
| 1K x 16 | *       | *      | *      | *      | *       | *        |        |         |          |
| 512x32  | *       | *      | *      | *      | *       | *        |        |         |          |
| 2K x 9  |         |        |        |        |         |          | *      | *       | *        |
| 1K x 18 |         |        |        |        |         |          | *      | *       | *        |

注！

标注为“\*”的表示支持的模式。

#### 2.4.4 字节使能功能配置

BSRAM 支持字节使能（byte-enable）功能。可以遮蔽输入数据，只让被选择到的字节写入。而被遮蔽的数据能继续保留。读/写使能信号(WREA, WREB)，及 byte-enable 参数选项用于控制 BSRAM 的写操作。

注！

GW1N 系列中，仅 GW1N-1P5、GW1N-1P5B、GW1N-1P5C、GW1N-2、GW1N-2B、GW1N-2C、以及 GW1N-4D 支持字节使能功能。

## 2.4.5 校验位功能配置

所有的块状静态随机存储器模块 **BSRAM** 内置了校验位的配置。每个字节的第 9 位可用来做校验位，也可以用来存储数据。

## 2.4.6 同步操作

- 所有的块状静态随机存储器模块的输入寄存器支持同步写入。
- 输出寄存器可用作流水线寄存器提高用户的设计性能。
- 输出寄存器可旁路。

## 2.4.7 BSRAM 操作模式

BSRAM 支持 5 种操作模式，包括 2 种读操作模式：旁路(Bypass)模式、流水线(Pipeline)模式；3 种写操作模式：正常写(Normal)模式、通写(Write-through)模式、先读后写(Read-before-write)模式。

### 读操作模式

可选择以通过输出寄存器的方式或不通过输出寄存器的方式从 BSRAM 读出数据。

#### 流水线模式

在同步写入存储器时，使用输出寄存器。此模式可支持数据宽度最大 36 位。

#### 旁路模式

不使用输出寄存器，数据保留在存储器(Memory Array)的输出。

图 2-17 单端口、伪双端口及双端口模式下的流水线模式





## 写操作模式

### 正常写模式

对一个端口进行正常写操作，此端口的输出数据不变。写入数据不会出现在读端口。

### 通写模式

在此模式下，对一个端口进行写操作时，写入数据会出现在此端口的输出。

### 先读后写模式

在此模式下，对一个端口进行写操作时，原来的数据会出现在此端口的输出，写入数据会存入相应单元。

## 2.4.8 时钟模式

表 2-8 中列出了不同 BSRAM 模式下可使用的时钟模式：

**表 2-8 时钟模式配置列表**

| 时钟模式    | 双端口模式 <sup>[1]</sup> | 伪双端口模式 | 单端口模式 |
|---------|----------------------|--------|-------|
| 独立时钟模式  | Yes                  | No     | No    |
| 读/写时钟模式 | Yes                  | Yes    | No    |
| 单端口时钟模式 | No                   | No     | Yes   |

**注!**

[1] GW1N-1S 器件不支持双端口模式。

### 独立时钟模式

图 2-18 显示了在双端口模式下的独立时钟使用模式，每个端口各有一个独立时钟。CLKA 信号控制了端口 A 的所有寄存器，CLKB 信号控制了端口 B 的所有寄存器。

图 2-18 独立时钟模式



### 读写时钟模式

图 2-19 显示了在伪双端口模式下的读写时钟使用模式。每个端口各有一个时钟。写时钟(CLKA)信号控制了端口 A 的写入数据、写地址和读/写使能信号。读时钟(CLKB)信号控制了端口 B 的读出数据、读地址和读使能信号。

图 2-19 读写时钟模式



### 单端口时钟模式

图 2-20 显示了单端口时钟模式。

图 2-20 单端口时钟模式



## 2.5 用户闪存资源(GW1N-1 和 GW1N-1S)

GW1N-1 和 GW1N-1S 提供 12 Kbytes (48 page x 256 Bytes) 的用户闪存资源(User Flash)，主要特性如下所示：

- NOR Flash
- 100,000 次写寿命周期
- 超过 10 年的数据保存能力 (+85°C)
- 可选的数据输入输出位宽 8/16/32 bits
- 容量：48 行\*64 列\*32 bits = 96 Kbits
- 页存储空间：256 bytes
- 3μA 待机电流
- 页写入时间：8.2ms

关于 GW1N-1 和 GW1N-1S 用户闪存资源详细信息，请参考 [UG295, Gowin 闪存资源\(User Flash\)用户指南](#)，其中有关用户闪存资源原语与适用器件的对应关系，请参考该手册的表 3-1 适用器件。

## 2.6 用户闪存资源(GW1N-1P5/2/4/9)

GW1N-1P5/2/4/9 器件提供用户闪存资源(User Flash)，GW1N-1P5/2 的用户闪存资源容量为 96Kbits，GW1N-4 的用户闪存资源容量为 256Kbits，GW1N-9 的用户闪存资源容量为 608Kbits。用户闪存资源由行存储和列存储单元组成，一行由 64 个列存储单元组成，列存储单元的容量为 32bits，行存储单元的容量为  $64 \times 32 = 2048$  bits。擦除操作支持页擦除，一页的容量为 2048 字节，即一页包含 8 行。特性如下所示：

- NOR Flash
- 10,000 次写寿命周期

- 超过 10 年的数据保存能力(+85°C)
- 数据位宽: 32
- GW1N-1P5/2 容量: 48 行\*64 列\*32 = 96Kbits
- GW1N-4 容量: 128 行\*64 列\*32 = 256Kbits
- GW1N-9 容量: 304 行\*64 列\*32 = 608Kbits
- 页擦除能力: 2,048 字节
- 快速页擦除/字编程操作
- 时钟频率: 40MHz
- 字编程时间:  $\leq 16\mu s$
- 页擦除时间:  $\leq 120ms$
- 电流
  - 读电流/持续时间: 2.19mA/25ns (Vcc) & 0.5mA/25ns (Vccx)(MAX)
  - 编程/擦除操作: 12/12mA(MAX)

关于 **GW1N-1P5/2/4/9** 器件用户闪存资源详细信息, 请参考 [UG295, Gowin 闪存资源\(User Flash\)用户指南](#), 其中有关用户闪存资源原语与适用器件的对应关系, 请参考该手册的表 3-1 适用器件。

## 2.7 数字信号处理模块

**GW1N-4/9** 器件中具有丰富的 DSP 模块资源。高云半导体的 DSP 解决方案可满足用户的高性能数字信号处理需求, 如 FIR、FFT 设计等。DSP 具有时序性能稳定、资源利用率高、功耗低等优点。

DSP 支持下列功能:

- 3 种宽度乘法器 (9-bit, 18-bit, 36-bit)
- 54-bit 的算术/逻辑运算单元
- 多个乘法器可级联以增加数据宽度
- 桶形移位器(Barrel Shifter)
- 通过反馈信号做自适应滤波(Adaptive filtering through signal feedback)
- 运算可以自动取正(Computing with options of rounding to positive number or prime number)
- 支持寄存器输出和旁路输出

### 2.7.1 宏单元

**GW1N** 系列 **FPGA** 产品的 DSP 模块以行的形式分布在整个 **FPGA** 阵列中。每个 DSP 包含两个宏单元, 每个宏单元包含两个预加器(**pre-adders**), 两个 18 位的乘法器(**multipliers**), 和一个三输入的算术/逻辑运算单元(**ALU54**)。

## 预加器

DSP 宏单元包含两个预加器，实现预加、预减和移位功能。

预加器位于宏单元的最前端，有两个输入端：

- 并行 18-bit 输入 B 或 SBI。
- 并行 18-bit 输入 A 或 SIA。

注！

每个输入端都支持寄存器模式和旁路模式。

高云半导体 **FPGA** 产品的预加器可以作为功能模块单独使用，支持 9-bit 位宽和 18-bit 位宽。

## 乘法器

乘法器(multipliers)位于预加器之后，用来实现乘法运算。乘法器可以配置为  $9 \times 9$ 、 $18 \times 18$ 、 $36 \times 18$  或  $36 \times 36$ ，输入端和输出端均支持寄存器模式和旁路模式。一个宏单元支持的配置模式包括：

- 一个  $18 \times 36$  乘法器
- 两个  $18 \times 18$  乘法器
- 四个  $9 \times 9$  乘法器

注！

两个宏单元可以配置成一个  $36 \times 36$  乘法器。

## 算术运算单元

每个 DSP 宏单元包含一个 54 位 ALU54，是对乘法器功能的进一步加强，输入端和输出端均支持寄存器模式和旁路模式。支持的功能包括：

- 乘法器输出数据/0、数据 A 和数据 B 的加法/减法运算。
- 乘法器输出数据/0、数据 B 和进位 C 的加法/减法运算。
- 数据 A、数据 B 和进位 C 的加法/减法运算。

## 2.7.2 DSP 操作模式配置

- 乘法器(multiplier)模式
- 乘法累加器(accumulator)模式
- 乘法求和累加器模式

关于数字信号处理模块更多详细信息，请参考 [UG287, Gowin 数字信号处理器\(DSP\)用户指南](#)。

## 2.8 MIPI D-PHY

### 2.8.1 硬核 MIPI D-PHY RX(GW1N-2)

GW1N-2 器件包含硬核 MIPI D-PHY RX，支持标准《MIPI Alliance

Standard for D-PHY Specification》，版本 2.1。该 D-PHY 适用于串行显示接口（Display Serial Interface, DSI）和串行摄像头接口（Camera Serial Interface, CSI-2）。

MIPI D-PHY RX 主要特性如下：

- 支持单向高速(HS, High-speed)模式，传输速率最高可达 8 Gbps (四个数据通道)。
- 支持最多四个数据通道和一个时钟通道。
- 支持双向低功耗(LP, Low-power)操作模式，数据传输速率为 10Mbps。
- 支持高速同步、位和通道对齐。
- 支持 MIPI D-PHY RX 1:8 模式与 1:16 模式。
- 支持 MIPI DSI 和 MIPI CSI-2 链路层。
- IO Bank6 支持 MIPI D-PHY RX。

更多详细信息请参考 [IPUG778, Gowin GW1N-2 Hardened MIPI D-PHY RX 用户指南](#)。

## 2.8.2 GPIO 支持 MIPI D-PHY RX/TX

用 GPIO 实现软核 MIPI D-PHY RX/TX 时，可选 3 种 IO 类型：TLVDS、ELVDS、MIPI IO。

所有 GW1N FPGA 都支持 TLVDS/ELVDS 类型。用 TLVDS/ELVDS 类型实现 MIPI D-PHY 时，需通过 LVDS25(E)+LVCMS12 的方式来模拟 MIPI HS 和 MIPI LP，并需要搭配外部电阻网络。

部分 GW1N FPGA 支持 MIPI IO 类型。MIPI IO 内部集成了电阻网络，支持 HS 和 LP 的自动切换。MIPI IO 类型支持情况如表 2-9 所示。

具体的 IO 选取和片外端接方式，可以参考 [IPUG948, Gowin MIPI D-PHY RX TX Advance 用户指南](#) 的“4 功能描述”。

表 2-9 GW1N 系列 FPGA 产品的 MIPI IO 类型支持列表

| MIPI 输入/输出 | GW1N-1S | GW1N-1P5              | GW1N-2                | GW1N-9          |
|------------|---------|-----------------------|-----------------------|-----------------|
| MIPI 输入    | Bank0/1 | Bank2(支持动态 ODT)       | Bank2(支持动态 ODT)       | Bank0(支持动态 ODT) |
| MIPI 输出    | None    | Bank0/3/4/5(支持动态 ODT) | Bank0/3/4/5(支持动态 ODT) | Bank2           |

软核 MIPI D-PHY RX/TX 主要特性如下：

- 支持标准《MIPI Alliance Standard for D-PHY Specification》，版本 1.2
- 支持高速 RX 和 TX 器件接口，传输速率最高可达 4.8 Gbps
- 支持最多四个数据通道和一个时钟通道

- 支持多 PHY (IO 允许的情况下)
- 支持双向低功耗(LP, Low-power)操作模式
- 支持 MIPI DSI 和 MIPI CSI-2 链路层
- 支持高速同步、位和通道对齐
- 支持 MIPI D-PHY RX 1:8 模式与 1:16 模式
- 支持 ELVDS、TLVDS、和 MIPI IO 等 IO Type
- GW1N-9 器件 Bank 0/2 支持 I3C

更多详细信息请参考 [IPUG948, Gowin MIPI D-PHY RX TX Advance 用户指南](#)。

## 2.9 时钟

时钟资源及布线对 FPGA 高性能的应用至关重要。GW1N 系列 FPGA 产品提供了专用全局时钟(GCLK)，直接连接到器件的所有资源。除了 GCLK 资源，还提供了高速时钟 HCLK 资源、锁相环(PLL)等时钟资源。

关于全局时钟、高速时钟及锁相环的更多详细信息，请参考 [UG286, Gowin 时钟资源\(Clock\)用户指南](#)。

### 2.9.1 全局时钟

GCLK 在 GW1N 系列 FPGA 产品中按象限分布，每个象限提供 8 个 GCLK 网络。GCLK 的可选时钟源包括专用的时钟输入管脚和普通布线资源，使用专用的时钟输入管脚具有更好的时钟性能。

### 2.9.2 锁相环

锁相环路是一种反馈控制电路，简称锁相环（PLL, Phase-locked Loop）。利用外部输入的参考时钟信号控制环路内部振荡信号的频率和相位。

GW1N 系列 FPGA 产品的 PLL 模块能够提供可以综合的时钟频率，通过配置不同的参数可以进行时钟的频率调整(倍频和分频)、相位调整、占空比调整等功能。

### 2.9.3 高速时钟

GW1N 系列 FPGA 产品的高速时钟 HCLK 可以支持 I/O 完成高性能数据传输，是专门针对源时钟同步的数据传输接口而设计的，如图 2-21 到图 2-25 所示。

注！

GW1N-1 和 GW1N-4 的高速时钟资源特性相同，GW1N-1S 和 GW1N-9 的高速时钟资源特性相同。

图 2-21 GW1N-1 HCLK 示意图



图 2-22 GW1N-1P5/GW1N-2 HCLK 示意图



图 2-23 GW1N-4 HCLK 示意图



图 2-24 GW1N-9 HCLK 示意图



图 2-25 GW1N-1S HCLK 示意图



## 2.10 长线

作为对 CRU 的有效补充，GW1N 系列 FPGA 产品提供了灵活丰富的长线资源，适用于时钟、时钟使能、置复位或其它高扇出的信号。

## 2.11 全局复置位

GW1N 系列 FPGA 产品中包含一个专用的全局复置位网络，直接连接到器件的内部逻辑，可用作异步/同步复位或异步/同步置位，CFU 和 I/O 中的寄存器均可以独立配置。

## 2.12 编程配置

GW1N 系列 FPGA 产品支持 SRAM 编程和 Flash 编程。Flash 编程模式既支持片内 Flash 编程也支持片外 Flash 编程。GW1N 器件支持 DUAL BOOT 模式，为用户提供了一种备份选择，用户可以根据自身需要将配置数据备份在外部 Flash 中。

GW1N 系列 FPGA 产品除了支持业界通用的 JTAG 配置模式外，还支持高云半导体特有的 GowinCONFIG 配置模式，支持多达 7 种模式：AUTO BOOT、SSPI、MSPI、DUAL BOOT、SERIAL、CPU 和 I2C Slave。所有 GW1N 器件均支持 JTAG 和 AUTO BOOT 模式。

详细信息请参见 [UG290, Gowin FPGA 产品编程配置手册](#)。

### 2.12.1 SRAM 编程

GW1N 系列 FPGA 产品的 SRAM 编程，每次上电后需要重新下载配置数据。

### 2.12.2 Flash 编程

Flash 编程的配置数据存放在片内 Flash 单元。上电后，配置数据从片

内 Flash 单元传送到 SRAM 配置单元。在上电后的几个毫秒内即可完成数据的配置，这种配置方式也称为“快速启动/瞬时启动”。

GW1N 系列 FPGA 产品(GW1N-4A 除外)支持 JTAG<sup>[1]</sup>背景升级的特性，即器件支持在不影响现有工作状态的情况下通过 JTAG 接口编程内嵌 Flash 或外部 Flash 的操作，编程过程中器件可以按照原有的配置正常工作，编程完成后，低电平触发 RECONFIG\_N<sup>[2]</sup>即可完成在线升级。此特性适合应用于在线时间长但又需要不定期升级的场所。

**注！**

- <sup>[1]</sup>GW1N-1P5 和 GW1N-2 可通过使用 goConfig I2C IP 来支持 I<sup>2</sup>C 背景升级。推荐使用 JTAG 接口进行背景升级。
- <sup>[2]</sup>RECONFIG\_N 作为配置管脚时，类型为输入，具有内部弱上拉，但作为 GPIO 时，只能用作 output 类型。更多详细信息，请参见 [UG290, Gowin FPGA 产品编程配置手册](#)。

此外，GW1N 系列 FPGA 产品还支持外部 Flash 编程模式和双启动模式。更多详细信息，请参见 [UG290, Gowin FPGA 产品编程配置手册](#)。

## 2.13 片内晶振

GW1N 系列 FPGA 产品内嵌了一个可编程片内晶振，支持 2.5MHz 到 125MHz 的时钟频率范围。片内晶振提供可编程的用户时钟，时钟精度可达 ±5%，配置过程中为 MSPI 配置模式提供时钟源。

片内晶振还可以为用户设计提供时钟源，通过配置工作参数，可以获得多达 64 种时钟频率。

GW1N-1/1S 器件的片内晶振输出时钟频率计算公式为：

$$f_{out}=240\text{MHz}/\text{Param}.$$

GW1N-1P5/2/9 器件的片内晶振输出时钟频率计算公式为：

$$f_{out}=250\text{MHz}/\text{Param}.$$

GW1N-4 器件的片内晶振输出时钟频率计算公式为：

$$f_{out}=210\text{MHz}/\text{Param}.$$

**注！**

除数 Param 为配置参数，范围为 2~128，只支持偶数。

表 2-10、表 2-11 及表 2-12 列举了片内晶振的部分频率，如默认频率、最大频率和某些参数的输出小数的频率。

**表 2-10 GW1N-4 片内晶振的部分输出频率选项**

| 模式 | 频率                    | 模式 | 频率     | 模式 | 频率      |
|----|-----------------------|----|--------|----|---------|
| 0  | 2.1MHz <sup>[1]</sup> | 8  | 6.6MHz | 16 | 13.1MHz |
| 1  | 4.6MHz                | 9  | 7MHz   | 17 | 15MHz   |
| 2  | 4.8MHz                | 10 | 7.5MHz | 18 | 17.5MHz |

| 模式 | 频率     | 模式 | 频率      | 模式 | 频率                    |
|----|--------|----|---------|----|-----------------------|
| 3  | 5MHz   | 11 | 8.1MHz  | 19 | 21MHz                 |
| 4  | 5.3MHz | 12 | 8.8MHz  | 20 | 26.3MHz               |
| 5  | 5.5MHz | 13 | 9.5MHz  | 21 | 35MHz                 |
| 6  | 5.8MHz | 14 | 10.5MHz | 22 | 52.5MHz               |
| 7  | 6.2MHz | 15 | 11.7MHz | 23 | 105MHz <sup>[2]</sup> |

表 2-11 GW1N-1P5/2/9 片内晶振的部分输出频率选项

| 模式 | 频率                    | 模式 | 频率      | 模式 | 频率                    |
|----|-----------------------|----|---------|----|-----------------------|
| 0  | 2.5MHz <sup>[1]</sup> | 8  | 7.8MHz  | 16 | 15.6MHz               |
| 1  | 5.4MHz                | 9  | 8.3MHz  | 17 | 17.9MHz               |
| 2  | 5.7MHz                | 10 | 8.9MHz  | 18 | 21MHz                 |
| 3  | 6.0MHz                | 11 | 9.6MHz  | 19 | 25MHz                 |
| 4  | 6.3MHz                | 12 | 10.4MHz | 20 | 31.3MHz               |
| 5  | 6.6MHz                | 13 | 11.4MHz | 21 | 41.7MHz               |
| 6  | 6.9MHz                | 14 | 12.5MHz | 22 | 62.5MHz               |
| 7  | 7.4MHz                | 15 | 13.9MHz | 23 | 125MHz <sup>[2]</sup> |

表 2-12 GW1N-1/1S 片内晶振的部分输出频率选项

| 模式 | 频率                    | 模式 | 频率     | 模式 | 频率                    |
|----|-----------------------|----|--------|----|-----------------------|
| 0  | 2.4MHz <sup>[1]</sup> | 8  | 7.5MHz | 16 | 15MHz                 |
| 1  | 5.2MHz                | 9  | 8MHz   | 17 | 17MHz                 |
| 2  | 5.5MHz                | 10 | 8.6MHz | 18 | 20MHz                 |
| 3  | 5.7MHz                | 11 | 9MHz   | 19 | 24MHz                 |
| 4  | 6MHz                  | 12 | 10MHz  | 20 | 20MHz                 |
| 5  | 6.3MHz                | 13 | 11MHz  | 21 | 40MHz                 |
| 6  | 6.7MHz                | 14 | 12MHz  | 22 | 60MHz                 |
| 7  | 7MHz                  | 15 | 13MHz  | 23 | 120MHz <sup>[2]</sup> |

注!

- <sup>[1]</sup>默认输出频率。
- <sup>[2]</sup>不适用于 MSPI 配置模式。

# 3 电气特性

注！

建议在推荐的工作条件及工作范围内使用高云半导体器件，超出工作条件及工作范围的数据仅供参考，高云半导体不保证所有器件都能在超出工作条件及工作范围的情况下正常工作。

## 3.1 工作条件

### 3.1.1 绝对最大范围

表 3-1 绝对最大范围

| 名称                   | 描述                           | 最小值   | 最大值    |
|----------------------|------------------------------|-------|--------|
| $V_{CC}$             | LV 版本核电压                     | -0.5V | 1.32V  |
|                      | UV 版本核电压                     | -0.5V | 3.75V  |
| $V_{CCIO}$           | I/O Bank 电压                  | -0.5V | 3.75V  |
| $V_{CCX}$            | 辅助电压                         | -0.5V | 3.75V  |
| $V_{CCD}$            | 硬核 MIPI D-PHY 核电压(GW1N-2)    | -0.5V | 1.32V  |
| $V_{CCIOD}$          | 硬核 MIPI D-PHY I/O 电压(GW1N-2) | -0.5V | 1.32V  |
| -                    | I/O 电压 <sup>[1]</sup>        | -0.5V | 3.75V  |
| Storage Temperature  | 储存温度                         | -65°C | +150°C |
| Junction Temperature | 结温                           | -40°C | +125°C |

注！

<sup>[1]</sup>允许-2V 至 ( $V_{IHMAX} + 2$ ) V 的过冲和下冲，持续时间<20 ns。

### 3.1.2 推荐工作范围

表 3-2 推荐工作范围

| 名称       | 描述       | 最小值   | 最大值   |
|----------|----------|-------|-------|
| $V_{CC}$ | LV 版本核电压 | 1.14V | 1.26V |

| 名称                                | 描述                           | 最小值    | 最大值    |
|-----------------------------------|------------------------------|--------|--------|
|                                   | UV 版本核电压                     | 1.71V  | 3.6V   |
| V <sub>CCIO</sub>                 | I/O Bank 电压                  | 1.14V  | 3.6V   |
| V <sub>CCX</sub>                  | 辅助电压(GW1N-4/9)               | 2.375V | 3.6V   |
|                                   | 辅助电压(GW1N-1P5/2)             | 1.71V  | 3.6V   |
| V <sub>CCD</sub> <sup>[1]</sup>   | 硬核 MIPI D-PHY 核电压(GW1N-2)    | 1.14V  | 1.26V  |
| V <sub>CCIOD</sub> <sup>[1]</sup> | 硬核 MIPI D-PHY I/O 电压(GW1N-2) | 1.14V  | 1.26V  |
| T <sub>JCOM</sub>                 | 结温(商业级)                      | 0°C    | +85°C  |
| T <sub>JIND</sub>                 | 结温(工业级)                      | -40°C  | +100°C |

注!

- <sup>[1]</sup>若不使用硬核 MIPI D-PHY，用户可以保持 V<sub>CCD</sub> 和 V<sub>CCIOD</sub> 管脚悬空，或将它们连接到 1.2V 电源。
- 某些封装中 V<sub>CCIO</sub> 和 V<sub>CCX</sub> 可能共用一个管脚，这种情况下必须要优先满足 V<sub>CCX</sub> 的要求。
- V<sub>CC</sub>、V<sub>CCIO</sub>、V<sub>CCX</sub> 的允许纹波范围分别为 3%、5%、5%。1).对于直接用 V<sub>CC</sub> 给 PLL 供电的器件，V<sub>CC</sub> 上的纹波会影响 PLL 输出时钟的抖动特性；2). V<sub>CCIO</sub> 上的纹波，最终可能会传递到 IO Buffer 的输出波形上。
- 详细的器件供电电压信息请参考 [UG107, GW1N-1 器件 Pinout 手册](#), [UG169, GW1N-1S 器件 Pinout 手册](#), [UG174, GW1N-1P5 器件 Pinout 手册](#), [UG171, GW1N-2 器件 Pinout 手册](#), [UG105, GW1N-4 器件 Pinout 手册](#) 及 [UG114, GW1N-9 器件 Pinout 手册](#)。

### 3.1.3 电源上升斜率

表 3-3 电源上升斜率

| 名称                     | 描述                     | 器件             | 最小值      | 典型值 | 最大值     |
|------------------------|------------------------|----------------|----------|-----|---------|
| V <sub>CC</sub> Ramp   | V <sub>CC</sub> 上升斜率   | GW1N-1/GW1N-1S | 1.2mV/μs | -   | 40mV/μs |
|                        |                        | GW1N-1P5/2/4/9 | 0.6mV/μs | -   | 6mV/μs  |
| V <sub>CCX</sub> Ramp  | V <sub>CCX</sub> 上升斜率  | GW1N           | 0.6mV/μs | -   | 10mV/us |
| V <sub>CCIO</sub> Ramp | V <sub>CCIO</sub> 上升斜率 | GW1N           | 0.1mV/μs | -   | 10mV/us |

注!

- 所有电源的上升斜率必须单调。
- 在设备开始配置前，所有的电源都需要在表 3-2 中定义的工作范围内。不在工作范围内的电源需要调整到更快的斜率，否则用户必须推迟配置。

### 3.1.4 热插拔特性

表 3-4 热插拔特性

| 名称              | 描述                                       | 条件                                       | I/O 类型               | 最大值   |
|-----------------|------------------------------------------|------------------------------------------|----------------------|-------|
| I <sub>HS</sub> | 输入或 IO 漏电流(Input or I/O leakage current) | 0<V <sub>IN</sub> <V <sub>IH</sub> (MAX) | I/O                  | 150uA |
| I <sub>HS</sub> | 输入或 IO 漏电流(Input or I/O leakage current) | 0<V <sub>IN</sub> <V <sub>IH</sub> (MAX) | TDI, TDO,<br>TMS,TCK | 120uA |

### 3.1.5 POR 特性

表 3-5 POR 电压参数

| 名称                    | 描述                                  | 器件                  | 名称                | 值     |
|-----------------------|-------------------------------------|---------------------|-------------------|-------|
| V <sub>POR_UP</sub>   | Power on reset ramp up trip point   | GW1N-1              | V <sub>cc</sub>   | 0.75V |
|                       |                                     |                     | V <sub>ccio</sub> | 0.85V |
|                       |                                     | GW1N-1P5、<br>GW1N-2 | V <sub>cc</sub>   | 0.8V  |
|                       |                                     |                     | V <sub>ccx</sub>  | 1.5V  |
|                       |                                     |                     | V <sub>ccio</sub> | 0.95V |
|                       |                                     | GW1N-4              | V <sub>cc</sub>   | 0.95V |
|                       |                                     |                     | V <sub>ccx</sub>  | 1.95V |
|                       |                                     |                     | V <sub>ccio</sub> | 0.95V |
|                       |                                     | GW1N-9              | V <sub>cc</sub>   | 0.95V |
|                       |                                     |                     | V <sub>ccx</sub>  | 1.95V |
|                       |                                     |                     | V <sub>ccio</sub> | 0.95V |
| V <sub>POR_DOWN</sub> | Power on reset ramp down trip point | GW1N-1              | V <sub>cc</sub>   | TBD   |
|                       |                                     |                     | V <sub>ccio</sub> | TBD   |
|                       |                                     | GW1N-1P5、<br>GW1N-2 | V <sub>cc</sub>   | 0.65V |
|                       |                                     |                     | V <sub>ccx</sub>  | 1.3V  |
|                       |                                     |                     | V <sub>ccio</sub> | 0.75V |
|                       |                                     | GW1N-4              | V <sub>cc</sub>   | 0.75V |
|                       |                                     |                     | V <sub>ccx</sub>  | 1.8V  |
|                       |                                     |                     | V <sub>ccio</sub> | 0.6V  |
|                       |                                     | GW1N-9              | V <sub>cc</sub>   | 0.75V |
|                       |                                     |                     | V <sub>ccx</sub>  | 1.8V  |
|                       |                                     |                     | V <sub>ccio</sub> | 0.6V  |

## 3.2 ESD 性能

表 3-6 GW1N ESD - HBM

| 器件     | GW1N-1         | GW1N-1P5       | GW1N-2         | GW1N-4         | GW1N-9         | GW1N-1S        |
|--------|----------------|----------------|----------------|----------------|----------------|----------------|
| CS100H | -              | -              | HBM>1,000<br>V | -              | -              | -              |
| CS30   | HBM>1,000<br>V | -              | -              | -              | -              | HBM>1,000<br>V |
| CS42   | -              | -              | HBM>1,000<br>V | -              | -              | -              |
| CS42H  | -              | -              | HBM>1,000<br>V | -              | -              | -              |
| CS72   | -              | -              | -              | HBM>1,000<br>V | -              | -              |
| EQ144  | -              | -              | HBM>1,000<br>V | HBM>1,000<br>V | HBM>1,000<br>V | -              |
| EQ176  | -              | -              | -              | -              | HBM>1,000<br>V | -              |
| FN32   | -              | -              | -              | -              | -              | HBM>1,000<br>V |
| LQ100  | HBM>1,000<br>V | HBM>1,000<br>V | HBM>1,000<br>V | HBM>1,000<br>V | HBM>1,000<br>V | -              |
| LQ100X | -              | HBM>1,000<br>V | HBM>1,000<br>V | -              | -              | -              |
| LQ144  | HBM>1,000<br>V | -              | -              | HBM>1,000<br>V | HBM>1,000<br>V | -              |
| LQ144F | -              | -              | HBM>1,000<br>V | -              | -              | -              |
| LQ144X | -              | -              | HBM>1,000<br>V | -              | -              | -              |
| LQ176  | -              | -              | -              | -              | HBM>1,000<br>V | -              |
| MG100  | -              | -              | -              | -              | HBM>1,000<br>V | -              |
| MG100T | -              | -              | -              | -              | HBM>1,000<br>V | -              |
| MG121  | -              | -              | HBM>1,000<br>V | -              | -              | -              |
| MG121X | -              | -              | HBM>1,000<br>V | -              | -              | -              |
| MG132  | -              | -              | HBM>1,000<br>V | -              | -              | -              |

| 器件     | GW1N-1         | GW1N-1P5       | GW1N-2         | GW1N-4         | GW1N-9         | GW1N-1S |
|--------|----------------|----------------|----------------|----------------|----------------|---------|
| MG132H | -              | -              | HBM>1,000<br>V | -              | -              | -       |
| MG132X | -              | -              | HBM>1,000<br>V | HBM>1,000<br>V | -              | -       |
| MG160  | -              | -              | -              | HBM>1,000<br>V | HBM>1,000<br>V | -       |
| MG196  | -              | -              | -              | -              | HBM>1,000<br>V | -       |
| MG49   | -              | -              | HBM>1,000<br>V | -              | -              | -       |
| PG256  | -              | -              | -              | HBM>1,000<br>V | HBM>1,000<br>V | -       |
| PG256M | -              | -              | -              | HBM>1,000<br>V | -              | -       |
| QN32   | HBM>1,000<br>V | -              | HBM>1,000<br>V | HBM>1,000<br>V | -              | -       |
| QN32X  | -              | -              | HBM>1,000<br>V | -              | -              | -       |
| QN48   | HBM>1,000<br>V | -              | HBM>1,000<br>V | HBM>1,000<br>V | HBM>1,000<br>V | -       |
| QN48F  | -              | -              | -              | -              | HBM>1,000<br>V | -       |
| QN48H  | -              | -              | HBM>1,000<br>V | -              | -              | -       |
| QN48X  | -              | HBM>1,000<br>V | -              | -              | -              | -       |
| QN48XF | -              | HBM>1,000<br>V | -              | -              | -              | -       |
| QN60   | -              | -              | -              | -              | HBM>1,000<br>V | -       |
| QN88   | -              | -              | HBM>1,000<br>V | HBM>1,000<br>V | HBM>1,000<br>V | -       |
| UG169  | -              | -              | -              | HBM>1,000<br>V | HBM>1,000<br>V | -       |
| UG256  | -              | -              | -              | -              | HBM>1,000<br>V | -       |
| UG332  | -              | -              | -              | -              | HBM>1,000<br>V | -       |

表 3-7 GW1N ESD - CDM

| 器件     | GW1N-1   | GW1N-1P5 | GW1N-2   | GW1N-4   | GW1N-9   | GW1N-1S  |
|--------|----------|----------|----------|----------|----------|----------|
| CS100H | -        | -        | CDM>500V | -        | -        | -        |
| CS30   | CDM>500V | -        | -        | -        | -        | CDM>500V |
| CS42   | -        | -        | CDM>500V | -        | -        | -        |
| CS42H  | -        | -        | CDM>500V | -        | -        | -        |
| CS72   | -        |          | -        | CDM>500V | -        | -        |
| EQ144  | -        | -        | -        | CDM>500V | CDM>500V | -        |
| EQ176  | -        | -        | -        | -        | CDM>500V | -        |
| FN32   | -        | -        | -        | -        | -        | CDM>500V |
| LQ100  | CDM>500V | -        | CDM>500V | CDM>500V | CDM>500V | -        |
| LQ100X | -        | CDM>500V | CDM>500V | -        | -        | -        |
| LQ144  | CDM>500V | -        | CDM>500V | CDM>500V | CDM>500V | -        |
| LQ144F | -        | -        | CDM>500V | -        | -        | -        |
| LQ144X | -        | -        | CDM>500V | -        | -        | -        |
| LQ176  | -        | -        | -        | -        | CDM>500V | -        |
| MG100  | -        | -        | -        | -        | CDM>500V | -        |
| MG100T |          | -        | -        | -        | -        | -        |
| MG121  | -        | -        | CDM>500V | -        | -        | -        |
| MG121X | -        | -        | CDM>500V | -        | -        | -        |
| MG132  | -        | -        | CDM>500V | -        | -        | -        |
| MG132H |          |          | CDM>500V |          |          |          |
| MG132X | -        | -        | CDM>500V | CDM>500V | -        | -        |
| MG160  | -        | -        | -        | CDM>500V | CDM>500V | -        |
| MG196  | -        | -        | -        | -        | CDM>500V | -        |
| MG49   | -        | -        | CDM>500V | -        | -        | -        |
| PG256  | -        | -        | -        | CDM>500V | CDM>500V | -        |
| PG256M | -        | -        | -        | CDM>500V | -        | -        |
| QN32   | CDM>500V | -        | CDM>500V | CDM>500V | -        | -        |
| QN32X  | -        | -        | CDM>500V | -        | -        | -        |
| QN48   | CDM>500V | -        | CDM>500V | CDM>500V | CDM>500V | -        |
| QN48F  | -        | -        | -        | -        | CDM>500V | -        |
| QN48H  | -        | -        | CDM>500V | -        | -        | -        |
| QN48X  | -        | CDM>500V | -        | -        | -        | -        |

| 器件     | GW1N-1 | GW1N-1P5 | GW1N-2   | GW1N-4   | GW1N-9   | GW1N-1S |
|--------|--------|----------|----------|----------|----------|---------|
| QN48XF | -      | CDM>500V | -        | -        | -        | -       |
| QN60   | -      | -        | -        | -        | CDM>500V | -       |
| QN88   | -      | -        | CDM>500V | CDM>500V | CDM>500V | -       |
| UG169  |        | -        |          | CDM>500V | CDM>500V |         |
| UG256  | -      | -        | -        | -        | CDM>500V | -       |
| UG332  | -      | -        | -        | -        | CDM>500V | -       |

### 3.3 DC 电气特性

#### 3.3.1 推荐工作范围内的 DC 电气特性

表 3-8 推荐工作范围内的 DC 电气特性

| 名称               | 描述                                             | 条件                                       | 最小值                  | 典型值 | 最大值                  |
|------------------|------------------------------------------------|------------------------------------------|----------------------|-----|----------------------|
| $I_{IL}, I_{IH}$ | 输入或 IO 漏电流<br>(Input or I/O leakage)           | $V_{CCIO} < V_{IN} < V_{IH}(\text{MAX})$ | -                    | -   | 210μA                |
|                  |                                                | $0 < V_{IN} < V_{CCIO}$                  | -                    | -   | 10μA                 |
| $I_{PU}$         | I/O 上拉电流(I/O Active Pull-up Current)           | $0 < V_{IN} < 0.7V_{CCIO}$               | -30μA                | -   | -150μA               |
| $I_{PD}$         | I/O 下拉电流(I/O Active Pull-down Current)         | $V_{IL}(\text{MAX}) < V_{IN} < V_{CCIO}$ | 30μA                 | -   | 150μA                |
| $I_{BHLS}$       | 总线保持低电平时持续电流(Bus Hold Low Sustaining Current)  | $V_{IN}=V_{IL}(\text{MAX})$              | 30μA                 | -   | -                    |
| $I_{BHHS}$       | 总线保持高电平时持续电流(Bus Hold High Sustaining Current) | $V_{IN}=0.7V_{CCIO}$                     | -30μA                | -   | -                    |
| $I_{BHLO}$       | 总线保持低电平时过载电流(Bus Hold Low Overdrive Current)   | $0 \leq V_{IN} \leq V_{CCIO}$            | -                    | -   | 150μA                |
| $I_{BHHO}$       | 总线保持高电平时过载电流(Bus Hold High Overdrive Current)  | $0 \leq V_{IN} \leq V_{CCIO}$            | -                    | -   | -150μA               |
| $V_{BHT}$        | 总线保持触发点时电压(Bus hold trip points)               |                                          | $V_{IL}(\text{MAX})$ | -   | $V_{IH}(\text{MIN})$ |

| 名称         | 描述                                              | 条件                                                    | 最小值 | 典型值   | 最大值 |
|------------|-------------------------------------------------|-------------------------------------------------------|-----|-------|-----|
| C1         | I/O 电容(I/O Capacitance)                         |                                                       |     | 5pF   | 8pF |
| $V_{HYST}$ | 输入迟滞<br>(Hysteresis for Schmitt Trigger inputs) | $V_{CCIO}=3.3V$ , Hysteresis=L2H <sup>[1],[2]</sup>   | -   | 200mV | -   |
|            |                                                 | $V_{CCIO}=2.5V$ , Hysteresis= L2H                     | -   | 125mV | -   |
|            |                                                 | $V_{CCIO}=1.8V$ , Hysteresis= L2H                     | -   | 60mV  | -   |
|            |                                                 | $V_{CCIO}=1.5V$ , Hysteresis= L2H                     | -   | 40mV  | -   |
|            |                                                 | $V_{CCIO}=1.2V$ , Hysteresis= L2H                     | -   | 20mV  | -   |
|            |                                                 | $V_{CCIO}=3.3V$ , Hysteresis= H2L <sup>[1],[2]</sup>  | -   | 200mV | -   |
|            |                                                 | $V_{CCIO}=2.5V$ , Hysteresis= H2L                     | -   | 125mV | -   |
|            |                                                 | $V_{CCIO}=1.8V$ , Hysteresis= H2L                     | -   | 60mV  | -   |
|            |                                                 | $V_{CCIO}=1.5V$ , Hysteresis= H2L                     | -   | 40mV  | -   |
|            |                                                 | $V_{CCIO}=1.2V$ , Hysteresis= H2L                     | -   | 20mV  | -   |
|            |                                                 | $V_{CCIO}=3.3V$ , Hysteresis= HIGH <sup>[1],[2]</sup> | -   | 400mV | -   |
|            |                                                 | $V_{CCIO}=2.5V$ , Hysteresis= HIGH                    | -   | 250mV | -   |
|            |                                                 | $V_{CCIO}=1.8V$ , Hysteresis= HIGH                    | -   | 120mV | -   |
|            |                                                 | $V_{CCIO}=1.5V$ , Hysteresis= HIGH                    | -   | 80mV  | -   |
|            |                                                 | $V_{CCIO}=1.2V$ , Hysteresis= HIGH                    | -   | 40mV  | -   |

注!

- <sup>[1]</sup> Hysteresis="NONE", "L2H", "H2L", "HIGH"表示在 EDA 的 FloorPlanner 工具内设置 I/O Constraints 时的 Hysteresis 选项，设置方法详见 [SUG935, Gowin 设计物理约束指南](#)。
- <sup>[2]</sup> 开启 L2H(low to high)选项表示  $V_{IH}$  被提高  $V_{HYST}$ ; 开启 H2L(high to low)选项表示  $V_{IL}$  被降低  $V_{HYST}$ ; HIGH 表示同时开启 L2H 和 H2L 选项，即  $V_{HYST}(\text{HIGH}) = V_{HYST}(\text{L2H}) + V_{HYST}(\text{H2L})$ 。其示意图如下所示：



### 3.3.2 静态电流

表 3-9 静态电流

| 器件     | 名称         | 描述                                | 器件类型 | C7/I6 | C6/I5 | C5/I4 | 单位 |
|--------|------------|-----------------------------------|------|-------|-------|-------|----|
| GW1N-1 | $I_{CC}$   | Core 电源电流( $V_{CC}=1.2V$ )        | LV   | 2.5   | 1.8   | 1.5   | mA |
|        | $I_{CCIO}$ | I/O Bank 电源电流 ( $V_{CCIO}=2.5V$ ) | LV   | 1     | 0.8   | 0.6   | mA |

| 器件       | 名称                                 | 描述                                                                        | 器件类型     | C7/I6 | C6/I5 | C5/I4 | 单位 |
|----------|------------------------------------|---------------------------------------------------------------------------|----------|-------|-------|-------|----|
| GW1N-2   | I <sub>CC</sub> + I <sub>CCX</sub> | V <sub>CCX</sub> 电源电流及 Core 电源电流(V <sub>CCX</sub> =V <sub>CC</sub> =3.3V) | UV       | 15    | 12    | 10    | mA |
|          | I <sub>CCIO</sub>                  | I/O Bank 电源电流(V <sub>CCIO</sub> =2.5V)                                    | UV       | 1.2   | 1     | 0.8   | mA |
|          | I <sub>CC</sub>                    | Core 电源电流(V <sub>CC</sub> =1.2V)                                          | LV       | 3     | 2.5   | 2.2   | mA |
|          | I <sub>CCX</sub>                   | V <sub>CCX</sub> 电源电流(V <sub>CCX</sub> =3.3V)                             | LV       | 1.5   | 0.75  | 0.6   | mA |
|          | I <sub>CCIO</sub>                  | I/O Bank 电源电流(V <sub>CCIO</sub> =2.5V)                                    | LV       | 0.6   | 0.5   | 0.4   | mA |
| GW1N-1P5 | I <sub>CC</sub> + I <sub>CCX</sub> | V <sub>CCX</sub> 电源电流及 Core 电源电流(V <sub>CCX</sub> =V <sub>CC</sub> =3.3V) | UV       | 15    | 12    | 10    | mA |
|          | I <sub>CCIO</sub>                  | I/O Bank 电源电流(V <sub>CCIO</sub> =2.5V)                                    | UV       | 1.2   | 1     | 0.8   | mA |
|          | I <sub>CC</sub>                    | Core 电源电流(V <sub>CC</sub> =1.2V)                                          | LV       | 3     | 2.5   | 2.2   | mA |
|          | I <sub>CCX</sub>                   | V <sub>CCX</sub> 电源电流(V <sub>CCX</sub> =3.3V)                             | LV       | 1.5   | 0.75  | 0.6   | mA |
|          | I <sub>CCIO</sub>                  | I/O Bank 电源电流(V <sub>CCIO</sub> =2.5V)                                    | LV       | 0.6   | 0.5   | 0.4   | mA |
| GW1N-4   | I <sub>CC</sub>                    | Core 电源电流(V <sub>CC</sub> =1.2V)                                          | LV       | 3.4   | 2.8   | 2.4   | mA |
|          | I <sub>CC</sub>                    | Core 电源电流(V <sub>CC</sub> =3.3V)                                          | UV       | 20    | 18    | 16    | mA |
|          | I <sub>CCX</sub>                   | V <sub>CCX</sub> 电源电流(V <sub>CCX</sub> =3.3V)                             | LV/UV    | 1.4   | 0.9   | 0.7   | mA |
|          | I <sub>CCIO</sub>                  | I/O Bank 电源电流(V <sub>CCIO</sub> =2.5V)                                    | LV/UV    | 0.7   | 0.55  | 0.4   | mA |
|          | I <sub>CC</sub>                    | Core 电源电流(V <sub>CC</sub> =1.2V)                                          | LV(CS72) | 2.6   | 2.15  | 1.9   | mA |
|          | I <sub>CCX</sub>                   | V <sub>CCX</sub> 电源电流(V <sub>CCX</sub> =2.5V)                             | LV(CS72) | 1.35  | 0.89  | 0.68  | mA |
|          | I <sub>CCIO</sub>                  | I/O Bank 电源电流(V <sub>CCIO</sub> =1.8V)                                    | LV(CS72) | 0.2   | 0.16  | 0.13  | mA |
| GW1N-9   | I <sub>CC</sub>                    | Core 电源电流(V <sub>CC</sub> =1.2V)                                          | LV       | 2.8   | 2.4   | 2     | mA |
|          | I <sub>CC</sub>                    | Core 电源电流(V <sub>CC</sub> =3.3V)                                          | UV       | 20    | 18    | 16    | mA |
|          | I <sub>CCX</sub>                   | V <sub>CCX</sub> 电源电流(V <sub>CCX</sub> =3.3V)                             | LV/UV    | 1.5   | 1.3   | 1     | mA |
|          | I <sub>CCIO</sub>                  | I/O Bank 电源电流(V <sub>CCIO</sub> =2.5V)                                    | LV/UV    | 0.9   | 0.7   | 0.5   | mA |

注!

表 3-9 中静态电流值为温度 25°C 时的典型值。

### 3.3.3 编程下载电流

表 3-10 编程下载电流

| 器件       | 描述                                                       | 器件类型 | 最大值(mA) |
|----------|----------------------------------------------------------|------|---------|
| GW1N-1   | 编程 Flash 时 Core 电源电流(V <sub>CC</sub> =1.2V)              | LV   | 4.8     |
|          | 编程 Flash 时 I/O Bank 电源电流(V <sub>CCIO</sub> =2.5V)        | LV   | 2.8     |
| GW1N-2   | 编程 Flash 时 Core 电源电流(V <sub>CC</sub> =1.2V)              | LV   | 2.19    |
|          | 编程 Flash 时 V <sub>CCX</sub> 电源电流(V <sub>CCX</sub> =3.3V) | LV   | 12      |
|          | 编程 Flash 时 I/O Bank 电源电流(V <sub>CCIO</sub> =2.5V)        | LV   | 2       |
| GW1N-1P5 | 编程 Flash 时 Core 电源电流(V <sub>CC</sub> =1.2V)              | LV   | 2.19    |
|          | 编程 Flash 时 V <sub>CCX</sub> 电源电流(V <sub>CCX</sub> =3.3V) | LV   | 12      |

| 器件     | 描述                                          | 器件类型 | 最大值(mA) |
|--------|---------------------------------------------|------|---------|
|        | 编程 Flash 时 I/O Bank 电源电流( $V_{CCIO}=2.5V$ ) | LV   | 2       |
| GW1N-4 | 编程 Flash 时 Core 电源电流( $V_{CC}=1.2V$ )       | LV   | 2.19    |
|        | 编程 Flash 时 $V_{CCX}$ 电源电流( $V_{CCX}=3.3V$ ) | LV   | 12      |
|        | 编程 Flash 时 I/O Bank 电源电流( $V_{CCIO}=2.5V$ ) | LV   | 2       |
| GW1N-9 | 编程 Flash 时 Core 电源电流( $V_{CC}=1.2V$ )       | LV   | 2.19    |
|        | 编程 Flash 时 $V_{CCX}$ 电源电流( $V_{CCX}=3.3V$ ) | LV   | 12      |
|        | 编程 Flash 时 I/O Bank 电源电流( $V_{CCIO}=2.5V$ ) | LV   | 2       |

注!

表 3-10 中电流值为常温常压下进行编程下载的电流最大值。

### 3.3.4 I/O 推荐工作条件

表 3-11 I/O 推荐工作条件

| 名称        | 输出对应的 $V_{CCIO}(V)$ |     |       | 输入对应的 $V_{REF}(V)$ |      |       |
|-----------|---------------------|-----|-------|--------------------|------|-------|
|           | 最小值                 | 典型值 | 最大值   | 最小值                | 典型值  | 最大值   |
| LVTTL33   | 3.135               | 3.3 | 3.6   | -                  | -    | -     |
| LVCMOS33  | 3.135               | 3.3 | 3.6   | -                  | -    | -     |
| LVCMOS25  | 2.375               | 2.5 | 2.625 | -                  | -    | -     |
| LVCMOS18  | 1.71                | 1.8 | 1.89  | -                  | -    | -     |
| LVCMOS15  | 1.425               | 1.5 | 1.575 | -                  | -    | -     |
| LVCMOS12  | 1.14                | 1.2 | 1.26  | -                  | -    | -     |
| SSTL15    | 1.425               | 1.5 | 1.575 | 0.68               | 0.75 | 0.9   |
| SSTL18_I  | 1.71                | 1.8 | 1.89  | 0.833              | 0.9  | 0.969 |
| SSTL18_II | 1.71                | 1.8 | 1.89  | 0.833              | 0.9  | 0.969 |
| SSTL25_I  | 2.375               | 2.5 | 2.645 | 1.15               | 1.25 | 1.35  |
| SSTL25_II | 2.375               | 2.5 | 2.645 | 1.15               | 1.25 | 1.35  |
| SSTL33_I  | 3.135               | 3.3 | 3.6   | 1.3                | 1.5  | 1.7   |
| SSTL33_II | 3.135               | 3.3 | 3.6   | 1.3                | 1.5  | 1.7   |
| HSTL18_I  | 1.71                | 1.8 | 1.89  | 0.816              | 0.9  | 1.08  |
| HSTL18_II | 1.71                | 1.8 | 1.89  | 0.816              | 0.9  | 1.08  |
| HSTL15    | 1.425               | 1.5 | 1.575 | 0.68               | 0.75 | 0.9   |
| PCI33     | 3.135               | 3.3 | 3.6   | -                  | -    | -     |
| LVPECL33E | 3.135               | 3.3 | 3.6   | -                  | -    | -     |
| MLVDS25E  | 2.375               | 2.5 | 2.625 | -                  | -    | -     |
| BLVDS25E  | 2.375               | 2.5 | 2.625 | -                  | -    | -     |

| 名称         | 输出对应的 $V_{CCIO}(V)$ |     |       | 输入对应的 $V_{REF}(V)$ |     |     |
|------------|---------------------|-----|-------|--------------------|-----|-----|
|            | 最小值                 | 典型值 | 最大值   | 最小值                | 典型值 | 最大值 |
| RSDS25E    | 2.375               | 2.5 | 2.625 | -                  | -   | -   |
| LVDS25E    | 2.375               | 2.5 | 2.625 | -                  | -   | -   |
| SSTL15D    | 1.425               | 1.5 | 1.575 | -                  | -   | -   |
| SSTL18D_I  | 1.71                | 1.8 | 1.89  | -                  | -   | -   |
| SSTL18D_II | 1.71                | 1.8 | 1.89  | -                  | -   | -   |
| SSTL25D_I  | 2.375               | 2.5 | 2.625 | -                  | -   | -   |
| SSTL25D_II | 2.375               | 2.5 | 2.625 | -                  | -   | -   |
| SSTL33D_I  | 3.135               | 3.3 | 3.6   | -                  | -   | -   |
| SSTL33D_II | 3.135               | 3.3 | 3.6   | -                  | -   | -   |
| HSTL15D    | 1.425               | 1.5 | 1.575 | -                  | -   | -   |
| HSTL18D_I  | 1.71                | 1.8 | 1.89  | -                  | -   | -   |
| HSTL18D_II | 1.71                | 1.8 | 1.89  | -                  | -   | -   |

### 3.3.5 单端 I/O DC 电气特性

表 3-12 单端 I/O DC 电气特性

| 名称                | $V_{IL}$ |                  | $V_{IH}$         |      | $V_{OL}$<br>(Max) | $V_{OH}$<br>(Min) | $I_{OL}^{[1]}$<br>(mA) | $I_{OH}^{[1]}$<br>(mA) |
|-------------------|----------|------------------|------------------|------|-------------------|-------------------|------------------------|------------------------|
|                   | Min      | Max              | Min              | Max  |                   |                   |                        |                        |
| LVCMS33<br>LVTT33 | -0.3V    | 0.8V             | 2.0V             | 3.6V | 0.4V              | $V_{CCIO}-0.4V$   | 4                      | -4                     |
|                   |          |                  |                  |      |                   |                   | 8                      | -8                     |
|                   |          |                  |                  |      |                   |                   | 12                     | -12                    |
|                   |          |                  |                  |      | 0.2V              | $V_{CCIO}-0.2V$   | 16                     | -16                    |
|                   |          |                  |                  |      |                   |                   | 24 <sup>[2]</sup>      | -24 <sup>[2]</sup>     |
|                   |          |                  |                  |      |                   |                   | 0.1                    | -0.1                   |
| LVCMS25           | -0.3V    | 0.7V             | 1.7V             | 3.6V | 0.4V              | $V_{CCIO}-0.4V$   | 4                      | -4                     |
|                   |          |                  |                  |      |                   |                   | 8                      | -8                     |
|                   |          |                  |                  |      |                   |                   | 12                     | -12                    |
|                   |          |                  |                  |      | 0.2V              | $V_{CCIO}-0.2V$   | 16                     | -16                    |
|                   |          |                  |                  |      |                   |                   | 0.1                    | -0.1                   |
|                   |          |                  |                  |      |                   |                   |                        |                        |
| LVCMS18           | -0.3V    | 0.35* $V_{CCIO}$ | 0.65* $V_{CCIO}$ | 3.6V | 0.4V              | $V_{CCIO}-0.4V$   | 4                      | -4                     |
|                   |          |                  |                  |      |                   |                   | 8                      | -8                     |
|                   |          |                  |                  |      | 0.2V              | $V_{CCIO}-0.2V$   | 12                     | -12                    |
|                   |          |                  |                  |      |                   |                   | 0.1                    | -0.1                   |

| 名称        | $V_{IL}$ |                  | $V_{IH}$         |      | $V_{OL}$<br>(Max) | $V_{OH}$<br>(Min) | $I_{OL}^{[1]}$<br>(mA)  | $I_{OH}^{[1]}$<br>(mA)    |
|-----------|----------|------------------|------------------|------|-------------------|-------------------|-------------------------|---------------------------|
|           | Min      | Max              | Min              | Max  |                   |                   |                         |                           |
| LVCMS15   | -0.3V    | 0.35* $V_{CCIO}$ | 0.65* $V_{CCIO}$ | 3.6V | 0.4V              | $V_{CCIO}-0.4V$   | 4                       | -4                        |
|           |          |                  |                  |      |                   |                   | 8                       | -8                        |
|           |          |                  |                  |      | 0.2V              | $V_{CCIO}-0.2V$   | 0.1                     | -0.1                      |
| LVCMS12   | -0.3V    | 0.35* $V_{CCIO}$ | 0.65* $V_{CCIO}$ | 3.6V | 0.4V              | $V_{CCIO}-0.4V$   | 4 或<br>2 <sup>[3]</sup> | -4 或-<br>2 <sup>[3]</sup> |
|           |          |                  |                  |      |                   |                   | 8 或<br>6 <sup>[3]</sup> | -8 或-<br>6 <sup>[3]</sup> |
|           |          |                  |                  |      | 0.2V              | $V_{CCIO}-0.2V$   | 0.1                     | -0.1                      |
| PCI33     | -0.3V    | 0.3* $V_{CCIO}$  | 0.5* $V_{CCIO}$  | 3.6V | 0.1* $V_{CCIO}$   | 0.9* $V_{CCIO}$   | 1.5                     | -0.5                      |
| SSTL33_I  | -0.3V    | $V_{REF}-0.2V$   | $V_{REF}+0.2V$   | 3.6V | 0.7               | $V_{CCIO}-1.1V$   | 8                       | -8                        |
| SSTL25_I  | -0.3V    | $V_{REF}-0.18V$  | $V_{REF}+0.18V$  | 3.6V | 0.54V             | $V_{CCIO}-0.62V$  | 8                       | -8                        |
| SSTL25_II | -0.3V    | $V_{REF}-0.18V$  | $V_{REF}+0.18V$  | 3.6V | NA                | NA                | NA                      | NA                        |
| SSTL18_II | -0.3V    | $V_{REF}-0.125V$ | $V_{REF}+0.125V$ | 3.6V | NA                | NA                | NA                      | NA                        |
| SSTL18_I  | -0.3V    | $V_{REF}-0.125V$ | $V_{REF}+0.125V$ | 3.6V | 0.40V             | $V_{CCIO}-0.40V$  | 8                       | -8                        |
| SSTL15    | -0.3V    | $V_{REF}-0.1V$   | $V_{REF}+0.1V$   | 3.6V | 0.40V             | $V_{CCIO}-0.40V$  | 8                       | -8                        |
| HSTL18_I  | -0.3V    | $V_{REF}-0.1V$   | $V_{REF}+0.1V$   | 3.6V | 0.40V             | $V_{CCIO}-0.40V$  | 8                       | -8                        |
| HSTL18_II | -0.3V    | $V_{REF}-0.1V$   | $V_{REF}+0.1V$   | 3.6V | NA                | NA                | NA                      | NA                        |
| HSTL15_I  | -0.3V    | $V_{REF}-0.1V$   | $V_{REF}+0.1V$   | 3.6V | 0.40V             | $V_{CCIO}-0.40V$  | 8                       | -8                        |
| HSTL15_II | -0.3V    | $V_{REF}-0.1V$   | $V_{REF}+0.1V$   | 3.6V | NA                | NA                | NA                      | NA                        |

注!

- [1]同一个 Bank 所有 IO 的总的 DC 电流限制(包括 source 和 sink): 同一个 Bank 所有 IO 的总电流不能大于  $n \times 8\text{mA}$ , n 表示该 Bank 被引出的 IO 数量。
- [2] GW1N-1P5 和 GW1N-2 器件不支持 24mA。
- [3] GW1N-1P5/2 支持 2mA/6mA, GW1N-1/1S/4/9 支持 4mA/8mA。

### 3.3.6 差分 I/O DC 电气特性

表 3-13 差分 I/O DC 电气特性(LVDS)

| 名称                 | 描述                                   | 测试条件                              | 最小        | 典型 | 最大        | 单位 |
|--------------------|--------------------------------------|-----------------------------------|-----------|----|-----------|----|
| $V_{INA}, V_{INB}$ | 输入电压(Input Voltage)                  |                                   | 0         | -  | 2.15      | V  |
| $V_{CM}$           | 共模输入电压(Input Common Mode Voltage)    | Half the Sum of the Two Inputs    | 0.05      | -  | 2.1       | V  |
| $V_{THD}$          | 差分输入门限(Differential Input Threshold) | Difference Between the Two Inputs | $\pm 100$ | -  | $\pm 600$ | mV |

| 名称               | 描述                                                                 | 测试条件                                                         | 最小    | 典型   | 最大    | 单位 |
|------------------|--------------------------------------------------------------------|--------------------------------------------------------------|-------|------|-------|----|
| I <sub>IN</sub>  | 输入电流(Input Current)                                                | Power On or Power Off                                        | -     | -    | ±20   | μA |
| V <sub>OH</sub>  | 输出高电平(Output High Voltage for V <sub>OP</sub> or V <sub>OM</sub> ) | R <sub>T</sub> = 100Ω                                        | -     | -    | 1.60  | V  |
| V <sub>OL</sub>  | 输出低电平(Output Low Voltage for V <sub>OP</sub> or V <sub>OM</sub> )  | R <sub>T</sub> = 100Ω                                        | 0.9   | -    | -     | V  |
| V <sub>OD</sub>  | 差模输出电压(Output Voltage Differential)                                | (V <sub>OP</sub> - V <sub>OM</sub> ), R <sub>T</sub> =100Ω   | 250   | 350  | 450   | mV |
| ΔV <sub>OD</sub> | 差模输出电压的变化(Change in V <sub>OD</sub> Between High and Low)          |                                                              | -     | -    | 50    | mV |
| V <sub>os</sub>  | 共模输出电压(Output Voltage Offset)                                      | (V <sub>OP</sub> + V <sub>OM</sub> )/2, R <sub>T</sub> =100Ω | 1.125 | 1.20 | 1.375 | V  |
| ΔV <sub>os</sub> | 共模输出电压的变化(Change in V <sub>os</sub> Between High and Low)          |                                                              | -     | -    | 50    | mV |
| I <sub>s</sub>   | 短路电流                                                               | V <sub>OD</sub> = 0V 两路输出短接                                  | -     | -    | 15    | mA |

## 3.4 开关特性

### 3.4.1 CFU 开关特性

表 3-14 CFU 内部时序参数<sup>[1], [2]</sup>

| 器件              | 名称                    | 描述                                          | C7/I6 |       | C6/I5 |       | C5/I4 |       | 单位 |
|-----------------|-----------------------|---------------------------------------------|-------|-------|-------|-------|-------|-------|----|
|                 |                       |                                             | Min   | Max   | Min   | Max   | Min   | Max   |    |
| GW1N-1          | t <sub>LUT4_CFU</sub> | LUT4 延迟(LUT4 delay)                         | 0.412 | 0.594 | 0.556 | 0.802 | 0.695 | 1.002 | ns |
|                 | t <sub>SR_CFU</sub>   | 置位/复位到寄存器输出时间(Set/Reset to Register output) | 0.648 | 1.268 | 0.875 | 1.712 | 1.094 | 2.140 | ns |
|                 | t <sub>CO_CFU</sub>   | 时钟到寄存器输出时间(Clock to Register output)        | 0.247 | 0.340 | 0.333 | 0.458 | 0.417 | 0.573 | ns |
| GW1N-2/GW1N-1P5 | t <sub>LUT4_CFU</sub> | LUT4 延迟(LUT4 delay)                         | 0.412 | 0.594 | 0.556 | 0.802 | 0.695 | 1.002 | ns |
|                 | t <sub>SR_CFU</sub>   | 置位/复位到寄存器输出时间(Set/Reset to Register output) | 0.648 | 1.268 | 0.875 | 1.712 | 1.094 | 2.140 | ns |
|                 | t <sub>CO_CFU</sub>   | 时钟到寄存器输出时间(Clock to Register output)        | 0.247 | 0.340 | 0.333 | 0.458 | 0.417 | 0.573 | ns |

| 器件      | 名称        | 描述                                          | C7/I6 |       | C6/I5 |       | C5/I4 |       | 单位 |
|---------|-----------|---------------------------------------------|-------|-------|-------|-------|-------|-------|----|
|         |           |                                             | Min   | Max   | Min   | Max   | Min   | Max   |    |
| GW1N-4  | tLUT4_CFU | LUT4 延迟(LUT4 delay)                         | 0.412 | 0.594 | 0.556 | 0.802 | 0.695 | 1.002 | ns |
|         | tsR_CFU   | 置位/复位到寄存器输出时间(Set/Reset to Register output) | 0.648 | 1.268 | 0.875 | 1.712 | 1.094 | 2.140 | ns |
|         | tco_CFU   | 时钟到寄存器输出时间(Clock to Register output)        | 0.247 | 0.340 | 0.333 | 0.458 | 0.417 | 0.573 | ns |
| GW1N-9  | tLUT4_CFU | LUT4 延迟(LUT4 delay)                         | 0.412 | 0.594 | 0.556 | 0.802 | 0.695 | 1.002 | ns |
|         | tsR_CFU   | 置位/复位到寄存器输出时间(Set/Reset to Register output) | 0.648 | 1.268 | 0.875 | 1.712 | 1.094 | 2.140 | ns |
|         | tco_CFU   | 时钟到寄存器输出时间(Clock to Register output)        | 0.247 | 0.340 | 0.333 | 0.458 | 0.417 | 0.573 | ns |
| GW1N-1S | tLUT4_CFU | LUT4 延迟(LUT4 delay)                         | 0.412 | 0.594 | 0.556 | 0.802 | 0.695 | 1.002 | ns |
|         | tsR_CFU   | 置位/复位到寄存器输出时间(Set/Reset to Register output) | 0.648 | 1.268 | 0.875 | 1.712 | 1.094 | 2.140 | ns |
|         | tco_CFU   | 时钟到寄存器输出时间(Clock to Register output)        | 0.247 | 0.340 | 0.333 | 0.458 | 0.417 | 0.573 | ns |

注！

- <sup>[1]</sup> min/max 数值是基于上升沿的延时数据。
- <sup>[2]</sup> LUT4 的数据是基于输入端口 I3->F 的延时数据。

### 3.4.2 BSRAM 开关特性

表 3-15 BSRAM 时序参数

| 器件     | 名称          | 描述                                                              | C7/I6 |       | C6/I5 |       | C5/I4 |       | 单位 |
|--------|-------------|-----------------------------------------------------------------|-------|-------|-------|-------|-------|-------|----|
|        |             |                                                                 | Min   | Max   | Min   | Max   | Min   | Max   |    |
| GW1N-1 | tCOAD_BSRAM | BSRAM 读地址/数据的时钟到输出延时(Clock to output time of read address/data) | 2.564 | 2.564 | 3.460 | 3.460 | 4.325 | 4.325 | ns |

| 器件                  | 名称          | 描述                                                                  | C7/I6 |       | C6/I5 |       | C5/I4 |       | 单位 |
|---------------------|-------------|---------------------------------------------------------------------|-------|-------|-------|-------|-------|-------|----|
|                     |             |                                                                     | Min   | Max   | Min   | Max   | Min   | Max   |    |
|                     | tCOOR_BSRAM | BSRAM 输出寄存器的时钟到输出延时<br>(Clock to output time of output register)    | 0.613 | 0.613 | 0.827 | 0.827 | 1.034 | 1.034 | ns |
| GW1N-2/<br>GW1N-1P5 | tCOAD_BSRAM | BSRAM 读地址/数据的时钟到输出延时<br>(Clock to output time of read address/data) | 2.564 | 2.564 | 3.460 | 3.460 | 4.325 | 4.325 | ns |
|                     | tCOOR_BSRAM | BSRAM 输出寄存器的时钟到输出延时<br>(Clock to output time of output register)    | 0.613 | 0.613 | 0.827 | 0.827 | 1.034 | 1.034 | ns |
| GW1N-4              | tCOAD_BSRAM | BSRAM 读地址/数据的时钟到输出延时<br>(Clock to output time of read address/data) | 2.564 | 2.564 | 3.460 | 3.460 | 4.325 | 4.325 | ns |
|                     | tCOOR_BSRAM | BSRAM 输出寄存器的时钟到输出延时<br>(Clock to output time of output register)    | 0.613 | 0.613 | 0.827 | 0.827 | 1.034 | 1.034 | ns |
| GW1N-9              | tCOAD_BSRAM | BSRAM 读地址/数据的时钟到输出延时<br>(Clock to output time of read address/data) | 2.564 | 2.564 | 3.460 | 3.460 | 4.325 | 4.325 | ns |

| 器件      | 名称          | 描述                                                              | C7/I6 |       | C6/I5 |       | C5/I4 |       | 单位 |
|---------|-------------|-----------------------------------------------------------------|-------|-------|-------|-------|-------|-------|----|
|         |             |                                                                 | Min   | Max   | Min   | Max   | Min   | Max   |    |
| GW1N-1S | tCOOR_BSRAM | BSRAM 输出寄存器的时钟到输出延时(Clock to output time of output register)    | 0.613 | 0.613 | 0.827 | 0.827 | 1.034 | 1.034 | ns |
|         | tCOAD_BSRAM | BSRAM 读地址/数据的时钟到输出延时(Clock to output time of read address/data) | 2.564 | 2.564 | 3.460 | 3.460 | 4.325 | 4.325 | ns |
|         | tCOOR_BSRAM | BSRAM 输出寄存器的时钟到输出延时(Clock to output time of output register)    | 0.613 | 0.613 | 0.827 | 0.827 | 1.034 | 1.034 | ns |

注！

BSRAM 读地址/数据的时钟到输出延时是 bypass 模式的延时数据。

### 3.4.3 DSP 开关特性

表 3-16 DSP 时序参数

| 器件     | 名称        | 描述                                                       | C7/I6 |       | C6/I5 |       | C5/I4 |       | 单位 |
|--------|-----------|----------------------------------------------------------|-------|-------|-------|-------|-------|-------|----|
|        |           |                                                          | Min   | Max   | Min   | Max   | Min   | Max   |    |
| GW1N-4 | tCOIR_DSP | 输入寄存器的时钟到输出延时(Clock to output time of input register)    | 0.219 | 0.239 | 0.295 | 0.318 | 0.369 | 0.398 | ns |
|        | tCOPR_DSP | 流水寄存器的时钟到输出延时(Clock to output time of pipeline register) | 0.063 | 0.075 | 0.085 | 0.101 | 0.106 | 0.127 | ns |
|        | tCOOR_DSP | 输出寄存器的时钟到输出延时(Clock to output time of output register)   | 0.034 | 0.038 | 0.046 | 0.052 | 0.057 | 0.065 | ns |
| GW1N-9 | tCOIR_DSP | 输入寄存器的时钟到输出延时(Clock to output time of input register)    | 0.219 | 0.239 | 0.295 | 0.318 | 0.369 | 0.398 | ns |

| 器件 | 名称        | 描述                                                       | C7/I6     |           | C6/I5     |           | C5/I4     |           | 单位 |
|----|-----------|----------------------------------------------------------|-----------|-----------|-----------|-----------|-----------|-----------|----|
|    |           |                                                          | Min       | Max       | Min       | Max       | Min       | Max       |    |
|    | tCOPR_DSP | 流水寄存器的时钟到输出延时(Clock to output time of pipeline register) | 0.06<br>3 | 0.07<br>5 | 0.08<br>5 | 0.10<br>1 | 0.10<br>6 | 0.12<br>7 | ns |
|    | tCOOR_DSP | 输出寄存器的时钟到输出延时(Clock to output time of output register)   | 0.03<br>4 | 0.03<br>8 | 0.04<br>6 | 0.05<br>2 | 0.05<br>7 | 0.06<br>5 | ns |

### 3.4.4 Gearbox 开关特性

表 3-17 Gearbox 时序参数

| 器件         | 名称                    | 描述                            | C7/I6 |      | C6/I5 |      | C5/I4 |     | 单位   |
|------------|-----------------------|-------------------------------|-------|------|-------|------|-------|-----|------|
|            |                       |                               | Min   | Max  | Min   | Max  | Min   | Max |      |
| GW1N-1/4/9 | FMAX <sub>IDDR</sub>  | 1:2 Gearbox<br>输入 IO 最大串行速率   | -     | 400  | -     | 350  | -     | 300 | Mbps |
|            | FMAX <sub>IDES4</sub> | 1:4 Gearbox<br>输入 IO 最大串行速率   | -     | 800  | -     | 750  | -     | 700 | Mbps |
|            | FMAX <sub>IDES7</sub> | 1:7 Gearbox<br>输入 IO 最大串行速率   | -     | 1000 | -     | 900  | -     | 800 | Mbps |
|            | FMAX <sub>IDESx</sub> | 1:8/1:10 Gearbox 输入 IO 最大串行速率 | -     | 1100 | -     | 1000 | -     | 900 | Mbps |
|            | FMAX <sub>ODDR</sub>  | 2:1 Gearbox<br>输出 IO 最大串行速率   | -     | 400  | -     | 350  | -     | 300 | Mbps |
|            | FMAX <sub>OSEN4</sub> | 4:1 Gearbox<br>输出 IO 最大串行速率   | -     | 800  | -     | 750  | -     | 700 | Mbps |
|            | FMAX <sub>OSEN7</sub> | 7:1 Gearbox<br>输出 IO 最大串行速率   | -     | 1000 | -     | 900  | -     | 800 | Mbps |
|            | FMAX <sub>OSENx</sub> | 8:1/10:1 Gearbox 输出 IO 最大串行速率 | -     | 1100 | -     | 1000 | -     | 900 | Mbps |
| GW1N-1P5/2 | FMAX <sub>IDDR</sub>  | 1:2 Gearbox<br>输入 IO 最大串行速率   | -     | 400  | -     | 350  | -     | 300 | Mbps |
|            | FMAX <sub>IDES4</sub> | 1:4 Gearbox<br>输入 IO 最大串行速率   | -     | 800  | -     | 750  | -     | 700 | Mbps |

| 器件 | 名称        | 描述                                 | C7/I6 |      | C6/I5 |      | C5/I4 |      | 单位   |
|----|-----------|------------------------------------|-------|------|-------|------|-------|------|------|
|    |           |                                    | Min   | Max  | Min   | Max  | Min   | Max  |      |
|    | FMAXIDES7 | 1:7 Gearbox<br>输入 IO 最大串行速率        | -     | 1000 | -     | 900  | -     | 800  | Mbps |
|    | FMAXIDESx | 1:8/1:10/1:16 Gearbox 输入 IO 最大串行速率 | -     | 1200 | -     | 1100 | -     | 1000 | Mbps |
|    | FMAXODDR  | 2:1 Gearbox<br>输出 IO 最大串行速率        | -     | 400  | -     | 350  | -     | 300  | Mbps |
|    | FMAXOSER4 | 4:1 Gearbox<br>输出 IO 最大串行速率        | -     | 800  | -     | 750  | -     | 700  | Mbps |
|    | FMAXOSER7 | 7:1 Gearbox<br>输出 IO 最大串行速率        | -     | 1000 | -     | 900  | -     | 800  | Mbps |
|    | FMAXOSERx | 8:1/10:1/16:1 Gearbox 输出 IO 最大串行速率 | -     | 1200 | -     | 1100 | -     | 1000 | Mbps |

注!

- LVDS IO 速度可以达到 1Gbps, 但是请注意 1:4 1:2 时候, 内核速度可能达不到相应的速度。
- Drive Strength=3.5 mA。

表 3-18 单端 IO Fmax

| 名称       | Fmax 最小值(MHz)        |                      |
|----------|----------------------|----------------------|
|          | Drive Strength = 4mA | Drive Strength > 4mA |
| LVTTL33  | 150                  | 300                  |
| LVCMOS33 | 150                  | 300                  |
| LVCMOS25 | 150                  | 300                  |
| LVCMOS18 | 150                  | 300                  |
| LVCMOS15 | 150                  | 200                  |
| LVCMOS12 | 150                  | 150                  |

注!

测试负载为 30pF 电容。

### 3.4.5 时钟和 I/O 开关特性

表 3-19 外部开关特性

| 器件       | 名称                       | C7/I6 | C6/I5 | C5/I4 | 单位 |
|----------|--------------------------|-------|-------|-------|----|
|          |                          | 典型值   | 典型值   | 典型值   |    |
| GW1N-1   | HCLK Tree delay          | 1     | 1.2   | 1.4   | ns |
|          | PCLK Tree delay(GCLK0~5) | 2.2   | 2.4   | 2.6   | ns |
|          | PCLK Tree delay(GCLK6~7) | 2.4   | 2.7   | 2.9   | ns |
|          | Pin-LUT-Pin Delay        | 4     | 4.3   | 4.6   | ns |
| GW1N-1P5 | HCLK Tree delay          | 0.6   | 0.8   | 1.1   | ns |
|          | PCLK Tree delay(GCLK0~5) | 1.8   | 2.1   | 2.4   | ns |
|          | PCLK Tree delay(GCLK6~7) | 2.1   | 2.5   | 2.8   | ns |
|          | Pin-LUT-Pin Delay        | 2.5   | 3     | 3.5   | ns |
| GW1N-2   | HCLK Tree delay          | 0.6   | 0.8   | 1.1   | ns |
|          | PCLK Tree delay(GCLK0~5) | 1.8   | 2.1   | 2.4   | ns |
|          | PCLK Tree delay(GCLK6~7) | 2.1   | 2.5   | 2.8   | ns |
|          | Pin-LUT-Pin Delay        | 2.5   | 3     | 3.5   | ns |
| GW1N-4   | HCLK Tree delay          | 0.8   | 1     | 1.2   | ns |
|          | PCLK Tree delay(GCLK0~5) | 2     | 2.2   | 2.5   | ns |
|          | PCLK Tree delay(GCLK6~7) | 2.2   | 2.5   | 2.8   | ns |
|          | Pin-LUT-Pin Delay        | 4     | 4.2   | 4.5   | ns |
| GW1N-9   | HCLK Tree delay          | 0.8   | 1     | 1.2   | ns |
|          | PCLK Tree delay(GCLK0~5) | 2     | 2.2   | 2.5   | ns |
|          | PCLK Tree delay(GCLK6~7) | 2.2   | 2.5   | 2.8   | ns |
|          | Pin-LUT-Pin Delay        | 4     | 4.2   | 4.5   | ns |
| GW1N-1S  | HCLK Tree delay          | 0.9   | 1.1   | 1.3   | ns |

| 器件 | 名称                       | C7/I6 | C6/I5 | C5/I4 | 单位 |
|----|--------------------------|-------|-------|-------|----|
|    |                          | 典型值   | 典型值   | 典型值   |    |
|    | PCLK Tree delay(GCLK0~5) | 2.1   | 2.4   | 2.6   | ns |
|    | PCLK Tree delay(GCLK6~7) | 2.3   | 2.6   | 2.8   | ns |
|    | Pin-LUT-Pin Delay        | 4.1   | 4.3   | 4.6   | ns |

### 3.4.6 片内晶振开关特性

表 3-20 片内晶振特性参数

| 名称          | 说明                       | 最小值          | 典型值       | 最大值      |
|-------------|--------------------------|--------------|-----------|----------|
| $f_{MAX}$   | 晶振输出频率<br>(0 ~ +85°C)    | GW1N-4       | 97.25MHz  | 105MHz   |
|             |                          | GW1N-1/1S    | 114MHz    | 120MHz   |
|             |                          | GW1N-1P5/2/9 | 118.75MHz | 125MHz   |
|             | 晶振输出频率<br>(-40 ~ +100°C) | GW1N-4       | 91.85MHz  | 105MHz   |
|             |                          | GW1N-1/1S    | 108MHz    | 120MHz   |
|             |                          | GW1N-1P5/2/9 | 112.5MHz  | 125MHz   |
| $t_{DT}$    | 输出时钟占空比                  | 43%          | 50%       | 57%      |
| $t_{OPJIT}$ | 输出时钟抖动                   | 0.01UIPP     | 0.012UIPP | 0.02UIPP |

### 3.4.7 PLL 开关特性

表 3-21 PLL 时序参数

| 名称           | 描述                                                | GW1N-1 |       | GW1N-2 |       | GW1N-4 |       |       | GW1N-9 |       | 单位  |
|--------------|---------------------------------------------------|--------|-------|--------|-------|--------|-------|-------|--------|-------|-----|
|              |                                                   | C6/I5  | C5/I4 | C7/I6  | C6/I5 | C7/I6  | C6/I5 | C5/I4 | C7/I6  | C6/I5 |     |
| $F_{INMAX}$  | Maximum Input Clock Frequency                     | 400    | 320   | 400    | 400   | 400    | 400   | 320   | 400    | 400   | MHz |
| $F_{INMIN}$  | Minimum Input Clock Frequency                     | 3      | 3     | 3      | 3     | 3      | 3     | 3     | 3      | 3     | MHz |
| $F_{PFDMAX}$ | Maximum Frequency at the Phase Frequency Detector | 400    | 320   | 400    | 400   | 400    | 400   | 320   | 400    | 400   | MHz |

| 名称                                          | 描述                                                           | GW1N-1                                  |       | GW1N-2 |       | GW1N-4 |       |       | GW1N-9 |       | 单位  |
|---------------------------------------------|--------------------------------------------------------------|-----------------------------------------|-------|--------|-------|--------|-------|-------|--------|-------|-----|
|                                             |                                                              | C6/I5                                   | C5/I4 | C7/I6  | C6/I5 | C7/I6  | C6/I5 | C5/I4 | C7/I6  | C6/I5 |     |
| F <sub>PFDMIN</sub>                         | Minimum Frequency at the Phase Frequency Detector            | 3                                       | 3     | 3      | 3     | 3      | 3     | 3     | 3      | 3     | MHz |
| F <sub>INJITTER</sub>                       | Maximum Input Clock Period Jitter                            | < 20% of clock input period or 1 ns Max |       |        |       |        |       |       |        |       |     |
| F <sub>INDUTY</sub>                         | Minimum Allowable Input Duty Cycle: 3-49 MHz                 | 25                                      | 25    | 25     | 25    | 25     | 25    | 25    | 25     | 25    | %   |
|                                             | Minimum Allowable Input Duty Cycle: 50-199 MHz               | 30                                      | 30    | 30     | 30    | 30     | 30    | 30    | 30     | 30    | %   |
|                                             | Minimum Allowable Input Duty Cycle: 200-399 MHz              | 35                                      | 35    | 35     | 35    | 35     | 35    | 35    | 35     | 35    | %   |
| F <sub>VCOMIN</sub>                         | Minimum PLL VCO Frequency                                    | 400                                     | 320   | 400    | 400   | 400    | 400   | 320   | 400    | 400   | MHz |
| F <sub>VCOMAX</sub>                         | Maximum PLL VCO Frequency                                    | 900                                     | 720   | 800    | 800   | 1000   | 1000  | 800   | 1200   | 1200  | MHz |
| T <sub>STATPHA_OFFSET</sub>                 | Static Phase Offset of the PLL Outputs                       | +/-50                                   | +/-50 | +/-50  | +/-50 | +/-50  | +/-50 | +/-50 | +/-50  | +/-50 | ps  |
| T <sub>JITTER_C_CJ_HCLK<sup>[3]</sup></sub> | PLL Output cycle-cycle Jitter Thru HCLK $\geq 100\text{MHz}$ | <300                                    | <300  | <300   | <300  | <300   | <300  | <300  | <300   | <300  | ps  |
|                                             | PLL Output cycle-cycle Jitter Thru HCLK                      | <30                                     | <30   | <30    | <30   | <30    | <30   | <30   | <30    | <30   | mUI |

| 名称                 | 描述                                                           | GW1N-1                                |       | GW1N-2 |       | GW1N-4 |       |       | GW1N-9 |       | 单位  |
|--------------------|--------------------------------------------------------------|---------------------------------------|-------|--------|-------|--------|-------|-------|--------|-------|-----|
|                    |                                                              | C6/I5                                 | C5/I4 | C7/I6  | C6/I5 | C7/I6  | C6/I5 | C5/I4 | C7/I6  | C6/I5 |     |
| $T_{JITTER\_P}$    | <100MHz                                                      |                                       |       |        |       |        |       |       |        |       |     |
|                    | PLL Output cycle-cycle Jitter Thru PCLK $\geq 100\text{MHz}$ | <400                                  | <400  | <400   | <400  | <400   | <400  | <400  | <400   | <400  | ps  |
|                    | PLL Output cycle-cycle Jitter Thru PCLK <100MHz              | <40                                   | <40   | <40    | <40   | <40    | <40   | <40   | <40    | <40   | mUI |
|                    | PLL Output period Jitter Thru HCLK $\geq 100\text{MHz}$      | <300                                  | <300  | <300   | <300  | <300   | <300  | <300  | <300   | <300  | ps  |
| $T_{JITTER\_P}$    | PLL Output period Jitter Thru HCLK <100MHz                   | <30                                   | <30   | <30    | <30   | <30    | <30   | <30   | <30    | <30   | mUI |
|                    | PLL Output period Jitter Thru PCLK $\geq 100\text{MHz}$      | <400                                  | <400  | <400   | <400  | <400   | <400  | <400  | <400   | <400  | ps  |
|                    | PLL Output period Jitter Thru PCLK <100MHz                   | <40                                   | <40   | <40    | <40   | <40    | <40   | <40   | <40    | <40   | mUI |
|                    | $T_{OUTDUTY}$ [1],[4]                                        | PLL Output Clock Duty Cycle Precision | <50   | <50    | <50   | <50    | <50   | <50   | <50    | <50   | mUI |
| $T_{LOCKMAX}$      | PLL Maximum Lock Time                                        | 1                                     | 1     | 1      | 1     | 1      | 1     | 1     | 1      | 1     | ms  |
| $F_{OUTMAX}$       | PLL Maximum Output Frequency                                 | 450                                   | 360   | 800    | 800   | 500    | 500   | 400   | 600    | 600   | MHz |
| $F_{OUTMIN}^{[2]}$ | PLL Minimum Output Frequency                                 | 3.125                                 | 2.5   | 3.125  | 3.125 | 3.125  | 3.125 | 2.5   | 3.125  | 3.125 | MHz |

| 名称                                  | 描述                                | GW1N-1                                  |       | GW1N-2 |       | GW1N-4 |       |       | GW1N-9 |       | 单位 |
|-------------------------------------|-----------------------------------|-----------------------------------------|-------|--------|-------|--------|-------|-------|--------|-------|----|
|                                     |                                   | C6/I5                                   | C5/I4 | C7/I6  | C6/I5 | C7/I6  | C6/I5 | C5/I4 | C7/I6  | C6/I5 |    |
| T <sub>EXTFDVA</sub> <sub>R</sub>   | External Clock Feedback Variation | < 20% of clock input period or 1 ns Max |       |        |       |        |       |       |        |       |    |
| R <sub>STMINPU</sub> <sub>LSE</sub> | Minimum Reset Pulse Width         | 10                                      | 10    | 10     | 10    | 10     | 10    | 10    | 10     | 10    | ns |

注!

- [1]该测试数据是基于整数分频的结果。
- [2]当用到 Cascade 模式时，多个 Divider 可以串联得到更低的输出频率。
- [3]输出抖动会和输入的源相关，该测试数据基于低抖动的晶振作为输入源。
- [4]用户看到的 IO 上的 duty cycle 还会受 Clock Tree 的影响。

## 3.5 用户闪存电气特性

### 3.5.1 DC 电气特性

(T<sub>J</sub> = -40~+100°C, V<sub>CC</sub> = 0.95~1.05V, V<sub>CCX</sub> = 1.7~3.45V, V<sub>SS</sub> = 0V)

表 3-22 GW1N-1/1S 器件用户闪存 DC 电气特性

| 符号                           | 描述      | 规格  |     |                  | 单位 |
|------------------------------|---------|-----|-----|------------------|----|
|                              |         | 最小值 | 典型值 | 最大值              |    |
| T <sub>j</sub>               | 结温      | -40 | 25  | 100              | °C |
| I <sub>lk</sub> <sub>g</sub> | 漏电流     | -   | -   | 1 <sup>[1]</sup> | μA |
| I <sub>sb</sub>              | 待机电流    | -   | -   | 3 (Ta=25)        | μA |
|                              |         | -   | -   | 20 (Ta=85)       |    |
| I <sub>cc0</sub>             | 空闲电流    | -   | -   | 1.3              | mA |
| I <sub>cc1</sub>             | 读操作电流   | -   | -   | 2 (Rmod=00)      | mA |
|                              |         | -   | -   | 2.5 (Rmod=01)    | mA |
|                              |         | -   | -   | 3 (Rmod=1x)      | mA |
| I <sub>cc2</sub>             | 页写入电流   | -   | -   | 2                | mA |
| I <sub>cc3</sub>             | 编程/擦除电流 | -   | -   | 3                | mA |

注!

[1] Flash 的漏电流已包含在器件的漏电流中，详见表 3-4 热插拔特性。

表 3-23 GW1N-2/4/9 器件用户闪存 DC 电气特性(一)

| 符号             | 描述 | 规格  |     |     | 单位 |
|----------------|----|-----|-----|-----|----|
|                |    | 最小值 | 典型值 | 最大值 |    |
| T <sub>j</sub> | 结温 | -40 | 25  | 125 | °C |

表 3-24 GW1N-2/4/9 器件用户闪存 DC 电气特性(二)<sup>[1], [4]</sup>

| 名称                      | 参数                              | 最大值                            |                  | 单位 | Wake-up<br>时间 | 条件                                                                                                            |
|-------------------------|---------------------------------|--------------------------------|------------------|----|---------------|---------------------------------------------------------------------------------------------------------------|
|                         |                                 | V <sub>CC</sub> <sup>[3]</sup> | V <sub>CCX</sub> |    |               |                                                                                                               |
| 读模式(w/l<br>25ns)        | I <sub>CC1</sub> <sup>[2]</sup> | 2.19                           | 0.5              | mA | NA            | 最小时钟周期, 占空比 100%,<br>VIN = “1/0”                                                                              |
| 写模式                     |                                 | 0.1                            | 12               | mA | NA            | -                                                                                                             |
| 擦除模式                    |                                 | 0.1                            | 12               | mA | NA            | -                                                                                                             |
| 页擦除模式                   |                                 | 0.1                            | 12               | mA | NA            | -                                                                                                             |
| 读模式静态电流<br>(25-50ns 之间) | I <sub>CC2</sub>                | 980                            | 25               | μA | NA            | XE=YE=SE= “1”, 在 T=T <sub>acc</sub><br>到 T=50ns 之间, I/O 的电流为<br>0mA。T=50ns 之后, 内部定时器关闭读模式, I/O 的电流为待<br>机模式电流 |
| 待机模式                    | I <sub>SB</sub>                 | 5.2                            | 20               | μA | 0             | V <sub>SS</sub> 、V <sub>CCX</sub> 和 V <sub>CC</sub>                                                           |

注!

- <sup>[1]</sup>这些数值为直流平均电流值, 峰值电流值会高于该平均电流值。
- <sup>[2]</sup>I<sub>CC1</sub> 在 T<sub>new</sub> 不同的时钟周期计算。
  - 不允许 T<sub>new</sub> < T<sub>acc</sub>
  - T<sub>new</sub> = T<sub>acc</sub>: 见上表
  - T<sub>acc</sub> < T<sub>new</sub> - 50ns: I<sub>CC1</sub> (new) = (I<sub>CC1</sub> - I<sub>CC2</sub>) (T<sub>acc</sub>/T<sub>new</sub>) + I<sub>CC2</sub>
  - T<sub>new</sub> > 50ns: I<sub>CC1</sub> (new) = (I<sub>CC1</sub> - I<sub>CC2</sub>) (T<sub>acc</sub>/T<sub>new</sub>) + 50ns \* I<sub>CC2</sub>/T<sub>new</sub> + I<sub>SB</sub>
  - t > 50ns: I<sub>CC2</sub> = I<sub>SB</sub>
- <sup>[3]</sup>从 wake-up time 的零时刻开始 V<sub>CC</sub> 必须大于 1.08V。
- <sup>[4]</sup>Flash 的漏电流已包含在器件的漏电流中, 详见表 3-4 热插拔特性。

### 3.5.2 时序参数

(T<sub>J</sub> = -40~+100°C, V<sub>CC</sub> = 0.95~1.05V, V<sub>CCX</sub> = 1.7~3.45V, V<sub>SS</sub> = 0V)

表 3-25 GW1N-1/ GW1N-1S 器件用户闪存时序参数

| 符号              | 描述         | 规格  |     |     | 单位 |
|-----------------|------------|-----|-----|-----|----|
|                 |            | 最小值 | 正常值 | 最大值 |    |
| T <sub>aa</sub> | 数据获取时间     | -   | -   | 38  | ns |
| T <sub>cy</sub> | 读周期        | 43  | -   | -   | ns |
| T <sub>aw</sub> | Aclk 高电平时间 | 10  | -   | -   | ns |

|      |                   |     |     |     |    |
|------|-------------------|-----|-----|-----|----|
| Tawl | Aclk 低电平时间        | 10  | -   | -   | ns |
| Tas  | 建立时间              | 3   | -   | -   | ns |
| Tah  | 保持时间              | 3   | -   | -   | ns |
| Toz  | Oe 拉低到高阻态         | -   | -   | 2   | ns |
| Toe  | Oe 拉高到 Dout       | -   | -   | 2   | ns |
| Twcy | 写周期               | 40  | -   | -   | ns |
| Tpw  | Pw 高电平时间          | 16  | -   | -   | ns |
| Tpwl | Pw 低电平时间          | 16  | -   | -   | ns |
| Tpas | 页地址建立时间           | 3   | -   | -   | ns |
| Tpah | 页地址保持时间           | 3   | -   | -   | ns |
| Tds  | 数据建立时间            | 16  | -   | -   | ns |
| Tdh  | 数据保持时间            | 3   | -   | -   | ns |
| Ts0  | Seq0 周期           | 6   | -   | -   | μs |
| Ts1  | Seq1 周期           | 15  | -   | -   | μs |
| Ts2p | Aclk 到 Pe 上升沿建立时间 | 5   | -   | 10  | μs |
| Ts3  | Seq3 周期           | 5   | -   | 10  | μs |
| Tps3 | Pe 下降沿到 Aclk 建立时间 | 60  | -   |     | μs |
| Tpe  | Mode=1000 擦除时间    | 5.7 | 6   | 6.3 | ms |
|      | Mode=1100 编程时间    | 1.9 | 2   | 2.1 | ms |
|      | Mode=11xx 预编程时间   | 190 | 200 | 210 | us |

表 3-26 GW1N-1P5/2/4/9 器件用户闪存时序参数<sup>[1], [4], [5]</sup>

| 用户模式           | 参数  | 符号                              | 最小值 | 最大值 | 单位 |
|----------------|-----|---------------------------------|-----|-----|----|
| 访问时间           | WC1 | T <sub>acc</sub> <sup>[2]</sup> | -   | 25  | ns |
|                | TC  |                                 | -   | 22  | ns |
|                | BC  |                                 | -   | 21  | ns |
|                | LT  |                                 | -   | 21  | ns |
|                | WC  |                                 | -   | 25  | ns |
| 编程/擦除到数据存储建立时间 |     | T <sub>nvs</sub>                | 5   | -   | μs |
| 数据存储保持时间       |     | T <sub>nhv</sub>                | 5   | -   | μs |
| 数据存储保持时间(整体擦除) |     | T <sub>nhv1</sub>               | 100 | -   | μs |
| 数据存储到编程建立时间    |     | T <sub>pgs</sub>                | 10  | -   | μs |
| 编程保持时间         |     | T <sub>pgh</sub>                | 20  | -   | ns |
| 编程时间           |     | T <sub>prog</sub>               | 8   | 16  | μs |
| 写准备时间          |     | T <sub>wpr</sub>                | >0  | -   | ns |
| 写保持时间          |     | T <sub>whd</sub>                | >0  | -   | ns |

| 用户模式                | 参数             | 符号       | 最小值 | 最大值 | 单位      |
|---------------------|----------------|----------|-----|-----|---------|
| 控制信号到写/擦除建立时间       | $T_{cps}$      | -10      | -   |     | ns      |
| <b>SE</b> 到读操作建立时间  | $T_{as}$       | 0.1      | -   |     | ns      |
| <b>SE</b> 脉冲的高电平时间  | $T_{pws}$      | 5        | -   |     | ns      |
| 地址/数据建立时间           | $T_{ads}$      | 20       | -   |     | ns      |
| 地址/数据保持时间           | $T_{adh}$      | 20       | -   |     | ns      |
| 数据保持时间              | $T_{dh}$       | 0.5      | -   |     | ns      |
| 读模式地址保持时间           | WC1            | $T_{ah}$ | 25  | -   | ns      |
|                     | TC             | -        | 22  | -   | ns      |
|                     | BC             | -        | 21  | -   | ns      |
|                     | LT             | -        | 21  | -   | ns      |
|                     | WC             | -        | 25  | -   | ns      |
| <b>SE</b> 脉冲低电平时间   | $T_{nws}$      | 2        | -   |     | ns      |
| 恢复时间                | $T_{rcv}$      | 10       | -   |     | $\mu s$ |
| 数据存储时间              | $T_{hv}^{[3]}$ | -        | 6   |     | ms      |
| 擦除时间                | $T_{erase}$    | 100      | 120 |     | ms      |
| 整体擦除时间              | $T_{me}$       | 100      | 120 |     | ms      |
| 掉电到待机模式的 Wake-up 时间 | $T_{wk\_pd}$   | 7        | -   |     | $\mu s$ |
| 待机保持时间              | $T_{sbh}$      | 100      | -   |     | ns      |
| $V_{CC}$ 建立时间       | $T_{ps}$       | 0        | -   |     | ns      |
| $V_{CCX}$ 保持时间      | $T_{ph}$       | 0        | -   |     | ns      |

### 注!

- [1]这些数值为仿真数据，在实际器件中会有改变。
- [2]在信号 XADR、YADR、XE 和 YE 信号有效后， $T_{acc}$  的开始时间为 **SE** 信号的上升沿。读取的数据 DOUT 被保存直到在下一次有效的读操作开始。
- [3]  $T_{hv}$  时间为写操作开始到数据下一次擦除操作之前的累积时间，同一个地址在下一次擦除之前不能被写入超过两次(0 或 1)；同一个存储单元(bit cell)在下一次擦除之前不能被写入超过两次 0，这种限制是基于安全考虑的。
- [4]所有的波形都有 1ns 的上升沿时间和 1ns 的下降沿时间。
- [5]控制信号 X、YADR、XE 和 YE 信号需要至少保持  $T_{acc}$  的时间， $T_{acc}$  从 **SE** 的上升沿处开始。

### 3.5.3 操作时序图 (GW1N-1/ GW1N-1S)

图 3-1 读操作模式



注!

读操作周期 Seq=0, Addr 信号包含 Ra, Ca, Rmod, Rbytesel。

图 3-2 写入页锁存模式



注!

写入页锁存周期 Seq=0, Mode=0000。

图 3-3 清除页锁存模式



注!

预编程 PEP 置位和将数据写入所有页的时序与清除页锁存模式时序参数相同，只是 MODE 值不同。

图 3-4 高电平周期



### 3.5.4 操作时序图 (GW1N-1P5/2/4/9)

图 3-5 读操作时序



图 3-6 编程操作时序



图 3-7 擦除操作时序



## 3.6 编程接口时序标准

GW1N 系列 FPGA 产品 GowinCONFIG 配置模式支持多达 7 种，包括自启动模式、双启动模式、MSPI 模式、SSPI 模式、CPU 模式、SERIAL 模式、I<sup>2</sup>C Slave 模式，详细资料请参见 [UG290, Gowin FPGA 产品编程配置手册](#)。

# 4 器件订货信息

## 4.1 器件命名

注!

- GW1N-1S 器件只支持 LV 版本。
- 关于器件详细的封装信息请参考 1.2 产品信息列表及 1.3 封装信息列表。

图 4-1 器件命名方法示例 - ES



图 4-2 器件命名方法示例 - Production

**注!**

- 相同速度等级的小蜜蜂(LittleBee)家族器件和晨熙家族器件速度不同。
- 高云器件速度等级采用双标标识，如 C7/I6, C6/I5 等。芯片筛选采用的是工业级标准，所以同一芯片可以同时满足工业应用(I)和商业应用(C)。工业级最高温度 100°C，商业级最高温度 85°C，所以同一芯片如在商业级应用中满足速度等级 7，在工业级应用中速度等级则为 6。

## 4.2 器件封装标识示例

高云半导体产品在芯片表面印制了器件信息，如图 4-3 和图 4-4 所示。

图 4-3 器件封装标识示例



注！

- <sup>[1]</sup>上图右图中第一行与第二行均为“Part Number”。
- <sup>[2]</sup> Date Code 的第 5 个字符为器件版本号。
- <sup>[3]</sup>具体器件的封装标识是否带高云 Logo 与封装形式、封装尺寸及 Part Number 长度有关，上图仅为封装标识的示例。

图 4-4 器件封装标识示例(GW1N-LV4CS72C6/I5)



注！

- <sup>[1]</sup>上图右图中第一行与第二行均为“Part Number”。
- <sup>[2]</sup> Date Code 的第 5 个字符为器件版本号。

# 5 关于本手册

## 5.1 手册内容

GW1N 系列 FPGA 产品数据手册主要包括高云半导体 GW1N 系列 FPGA 产品特性概述、产品资源信息、内部结构介绍、电气特性、编程接口时序以及器件订货信息，帮助用户快速了解高云半导体 GW1N 系列 FPGA 产品以及特性，有助于器件选型及使用。

## 5.2 相关文档

通过登录高云半导体网站 [www.gowinsemi.com.cn](http://www.gowinsemi.com.cn) 可以下载、查看以下相关文档：

- [UG290, Gowin FPGA 产品编程配置手册](#)
- [UG103, GW1N 系列 FPGA 产品封装与管脚手册](#)
- [UG107, GW1N-1 器件 Pinout 手册](#)
- [UG167, GW1N-1S 器件 Pinout 手册](#)
- [UG105, GW1N-4 器件 Pinout 手册](#)
- [UG114, GW1N-9 器件 Pinout 手册](#)
- [UG171, GW1N-2 器件 Pinout 手册](#)
- [UG174, GW1N-1P5 器件 Pinout 手册](#)

## 5.3 术语、缩略语

表 5-1 中列出了本手册中出现的相关术语、缩略语及相关释义。

表 5-1 术语、缩略语

| 术语、缩略语 | 全称                                | 含义        |
|--------|-----------------------------------|-----------|
| ALU    | Arithmetic Logic Unit             | 算术逻辑单元    |
| BSRAM  | Block Static Random Access Memory | 块状静态随机存储器 |
| CFU    | Configurable Function Unit        | 可配置功能单元   |

| 术语、缩略语 | 全称                                  | 含义             |
|--------|-------------------------------------|----------------|
| CLS    | Configurable Logic Section          | 可配置逻辑块         |
| CRU    | Configurable Routing Unit           | 可编程布线单元        |
| CS     | WLCSP                               | WLCSP 封装       |
| CSI    | Camera Serial Interface             | 串行摄像头接口        |
| DCS    | Dynamic Clock Selector              | 动态时钟选择器        |
| DP     | True Dual Port 16K BSRAM            | 16K 双端口 BSRAM  |
| DQCE   | Dynamic Quadrant Clock Enable       | 动态象限时钟使能       |
| DSI    | Display Serial Interface            | 串行显示接口         |
| DSP    | Digital Signal Processing           | 数字信号处理         |
| FF     | Flip-Flop                           | 触发器            |
| FPGA   | Field Programmable Gate Array       | 现场可编程门阵列       |
| GPIO   | Gowin Programmable I/O              | Gowin 可编程通用管脚  |
| IOB    | Input/Output Block                  | 输入输出模块         |
| LQ     | LQFP                                | LQFP 封装        |
| LUT4   | 4-input Look-up Table               | 4 输入查找表        |
| MG     | MBGA                                | MBGA 封装        |
| MIPI   | Mobile Industry Processor Interface | 移动行业处理器接口      |
| PG     | PBGA                                | PBGA 封装        |
| PLL    | Phase-locked Loop                   | 锁相环            |
| QN     | QFN                                 | QFN 封装         |
| REG    | Register                            | 寄存器            |
| SDP    | Semi Dual Port 16K BSRAM            | 16K 伪双端口 BSRAM |
| SP     | Single Port 16K BSRAM               | 16K 单端口 BSRAM  |
| SSRAM  | Shadow Static Random Access Memory  | 分布式静态随机存储器     |
| TBD    | To Be Determined                    | 待定             |
| UG     | UBGA                                | UBGA 封装        |

## 5.4 技术支持与反馈

高云半导体提供全方位技术支持，在使用过程中如有任何疑问或建议，可直接与公司联系：

网址: [www.gowinsemi.com.cn](http://www.gowinsemi.com.cn)

E-mail: [support@gowinsemi.com](mailto:support@gowinsemi.com)

Tel: +86 755 8262 0391

